CH340g电路设计注意事项

在使用ch340芯片进行电路设计时,我们应该注意哪些细节与事项呢?接下来我们一起来看看。
电压匹配问题 ch340芯片通过usb转换出来的ttl串口输出和输入电压是根据芯片供电电压是自适应的。也即,如果芯片是5v供电,那么串口输出和采样都是5v;如果是3.3v供电,那么标准就成了3.3v,因此在实际使用的时候,串口连接到的对端设备需要注意电压匹配的问题。其中在5v供电模式下,是可以与3.3v系统兼容的,反过来则不可以,如果ch340是3.3v供电,那么不可以接5v系统,会损坏芯片。另外如果对端是1.8v系统,那么是不能与ch340的3.3v模式兼容的,此时输出和采样会出错。最好加一些器件来升降压来进行电压匹配。因此设计时确认好对端串口电平范围,然后决定ch340工作在3.3v或者5v工作模式。在电路设计原理上,5v供电时芯片v3引脚需要接一个104电容到地,3.3v供电时直接将v3脚与3.3v电源引脚短接就可以了。
防止电流倒灌问题 在实际应用中,当ch340与其他ic譬如mcu等器件一同使用时,如果串口直连的双方器件有一方不需要供电工作时,要注意电流倒灌导致未供电的芯片继续工作的情况,或者是在串口下载场景中,当mcu需要复位以实现下载时,发现复位不成功,可能也是由于该原因造成的。因此,在电路设计中可以做如下改动来防止ch340与对端ic出现任何一方被倒灌电的情况。原理图如下:
也就是在ch340芯片的发送引脚txd上接一个反向二极管,然后再连接到对端ic。在接收引脚上加一个限流电阻来防止对端ic对ch340倒灌电。
通过反向二极管的原理是:在ch340发送数据时,发送高电平时二极管截止,但是由于对端rxd默认上拉也是高电平不会有采样问题,而发送低电平时二极管导通,对端rxd接收到低电平,因此可以正常通讯。并防止了ch340的txd发送引脚将电流倒灌到对端ic。
通过限流电阻的原理是:倒灌电流导致芯片工作甚至闩锁效应,是由于引脚电流过大超过了芯片设计时容忍的上限导致芯片内部电路出现异常。因此加一个限流电阻就可以了,其他通讯场景也可以仿照此方法进行尝试。
晶体以及电容的选用 对于ch340系列需要外部晶振的芯片,在选用晶振时如果选择12mhz的石英晶体,那么旁路电容选择22pf的独石或高频瓷片电容。如果选用的低成本陶瓷晶体,那么旁路电路的容量必须用该晶体厂家的推荐值,一般情况下是47pf。对起振困难的晶体,建议电容数值减半。如果仍然无法起振,最好参考一下选用晶振的官方推荐电容值。
芯片ch340的v3引脚作用 v3的引脚除了在不同电压供电模式下接法不同,对于电容数值选用也是需要注意的。v3引脚的电容用于内部电源节点退耦,来改善usb传输过程中的emi,通常容量在4700pf到0.1uf范围,建议容量为0.01uf,即103电容。
提高工作稳定性和抗干扰 因为usb信号属于模拟信号,所以在ch340等usb芯片内部包含数字电路和一些模拟电路,另外,usb芯片中还包含时钟震荡及pll倍频电路,电路的公共地端在芯片内部已经连接在一起并连接到芯片的gnd引脚。
如果usb芯片有时工作不正常、或者usb数据传输随机性失败、或者抗干扰能力差,那么就应该考虑usb芯片是否稳定工作。影响usb芯片工作稳定性的几大因素有:
时钟信号不稳定-这是主要原因,下面将详细分析。
时钟信号受干扰-解决方法:pcb设计时尽量不再晶体及震荡电容附近走线,尤其是不要走继电器、电动机等带有瞬时冲击电流的电源线和强信号线;在晶体及震荡电容周边布置gnd铺铜屏蔽干扰;将晶体外壳接地(任何需要晶体工作的电流都可以这样设计);或者使用有源晶振等。
usb信号受干扰-解决办法:pcb设计时使usb信号线d+与d-平行布线,最好在两侧布置gnd铺铜,减少干扰。使用符合usb规范的带屏蔽层的传输线,不能使用普通排线或者非usb线缆。
时钟信号不稳定解决 时钟信号不稳定通常是pcb布线中gnd走线不佳。参考下图,该图适用于usb类芯片,图中有6个接地点,分别是a、b、c、d、e、f,设计电路及pcb时应该尽量避免这6个gnd点之间存在电压差(主要是指数字电路中的高频毛刺电压,也就是数字噪声)。
解决方法是:
1.尽量缩短这6个点之间的距离;
2.类似模拟电路设计中的单点接地;
3.大面积gnd铺铜及gnd多点过孔via降低高频信号阻抗。图中最关键的是e点、f点与d点之间不能存在高频毛刺电压差,可以用示波器探头接d点测量时钟输入端xi引脚的12mhz时钟波形是否有抖动。
参考pcb设计 下图适用于ch375或ch374或者ch341等gnd引脚紧靠xi引脚和xo引脚的usb芯片,比较容易走线。
下图适用于ch372/ch374等gnd在时钟脚对侧的usb系列芯片,此时gnd引脚借助过孔via及冗余gnd线连接时钟振荡电路等。
下图适用于ch372/ch374等gnd远离xi引脚和xo引脚的usb芯片,gnd走线和时钟信号线都比较短,时钟信号受到gnd屏蔽保护。
不良设计 下图中usb芯片ch372的引脚d点远离电容c1和c2的gnd端e点和f点,并且c1和c2的gnd端与单片机mcu的gnd连接,所以mcu的数字噪声将被引入ch372的xi引脚和xo引脚。建议改为:在c1和c2的gnd端与ch372的gnd引脚之间连接短线甚至断开mcu的gnd(实际上这几个gnd之间仍然是物理相通的)。
客观地讲,ch372、ch375、ch341等usb芯片时钟的稳定性要求较高,稍有不稳定就会影响usb传输甚至不工作。因此,类似于下图的设计,强烈建议改进pcb布线以提高稳定性。
以上就是在ch340或者usb芯片电路设计时经常遇到的问题了,实际应用中还会有很多未提及的问题出现,当然也有相应的解决方案,譬如进行对电路进行电气隔离和增加电流保护,提升esd性能等。

医疗智能语音识别系统的研发与应用
未来可穿戴智能手表能否淘汰传统手表
我国自研AG60E电动飞机成功首飞
物联网的发展应该朝着什么方向
“东数西算”工程来了!模组厂商如何助力打造5G+AIoT数智世界?
CH340g电路设计注意事项
英特尔欲收购AI领域的SigOpt,以增强竞争力
全球车用锂电池市场6年内将扩大200倍以上
可燃气体探测器安装注意事项
维京研究院发布最新《2018区块链年度报告》
博客平台WordPress宣布支持WebVR 月活用户超4亿
ESD与EOS失效案例分享
信号本无事,庸人自扰之
5G手机行业日新月异,上游手机芯片市场竞争激烈
索尼电视扫描保护电路原理图
10亿美元融资敲定,看“无人机霸主”如何炼成
什么是焊接空洞?锡膏印刷回流焊接空洞难点分析
电池充电管理器选型标准
RX 6900 XT Liquid Devil渲染图曝光
PL2586_USB 2.0 HUB高速多口集线器扩展方案