igbt全称绝缘栅双极型晶体管(insulated gate bipolar transistor)。其历史可以追溯到1979 年。当时,在美国通用电气公司的 b.j.baliga 首次在论文中描述了一个四层垂直器件结构,并通过相关实验证明了可以通过调节栅极电压来控制该结构的电流大小,这是工业史上首次有人展示igbt的工作模式。之后不久,美国的h.w.becke 和 c.f.wheatle 在一份专利中首次指出 igbt 工作时没有出现晶闸管(thyristor)效应。
1982 年相关文献报道了首个真正可以驱动电流进行工作的igbt,其具有对称的600v击穿电压性能,并且可以在直流、交流电路中应用。最初出现的对称型 igbt 采用了混合解决方案,集成在一起的功率 mos 场效应晶体管部分导通时的沟道电流向 bjt 部分提供工作时的基极电流,同时 bjt 部分发射极向基区注入空穴,使得 mos 场效应晶体管部分体区附近累积载流子,从而改善导通特性。
mos 场效应晶体管部分载流子累积又使得此复合结构中 bjt 部分的基极驱动电流显著增加,二者协同工作,从而改善了整个器件的特性。自 1979 年 igbt 被提出以来,其性能和制造工艺都得到了显著的优化、改进,应用范围也越来越广。工业界一般将其发展趋势按衬底工程和栅工程技术归纳为六代,
如图1,其衬底工程技术经历了从穿通(punch through, pt)型到非穿通型(not punch through, npt),再到场截止型(field stop, fs)的演变。
图1 igbt衬底工程技术发展
穿通型 igbt 采用厚的 p+衬底,在其上进行两次外延,分别形成器件的缓冲层和漂移区,这种工艺不需要另外的背注工艺,工艺难度低,且可以与 mos 工艺很好地兼容。但是若要求的器件耐压较高,则需要较厚的外延层,工艺成本较高,且会使得器件导通状态下外延层压降变大,从而增大导通压降。另外,因衬底掺杂较高,在导通期间正向电压的作用下会向漂移区注入大量空穴,器件关断时这些空穴的复合作用使得器件不能立即关断,大大增加了关断损耗。且采用 pt 型衬底工艺的器件,其导通压降随温度升高而降低,在并联应用时电流不能平均分配,限制了其应用。
g.miller 等人在 20 世纪 80 年代末提出了非穿通型结构,该工艺通过采用高电阻率的区熔单晶片代替昂贵的直拉异质厚外延硅片,降低了工艺成本。该结构集电极通过背注和退火形成,这使得集电极掺杂相对较低,减小关断损耗。与 pt 型衬底工艺相反,采用 npt 型衬底工艺的器件,其导通压降随温度升高而增加,这增加了 igbt 的可利用范围。但此结构仍未能改善穿通型 igbt 在高耐压应用时需要做较厚漂移区的状况。鉴于此,场截止型 igbt 应运而生。
场截止型结构具有与穿通结构相似的缓冲层,但其缓冲层的掺杂浓度比穿通结构的更低。在耐压相同的条件下,场截止型 igbt 元胞纵向深度要明显小于穿通型和非穿通型 igbt,这可以降低器件的导通饱和压降和关断时间。与 npt 型 igbt一样,其导通压降也随温度升高而增加,可应用于大电流并联场景。随着工艺的进步,场截止型 igbt 厚度可持续减薄, 2011 年,英飞凌公司制造出了硅片厚度仅为 40μm 的场截止型 igbt。
从栅工程技术上来看,igbt 经历了平面栅到沟槽栅的演变,图2所示是不同栅结构 igbt 演变示意图。使用 dmos 工艺制造的平面栅 igbt 技术上受扩散限制,且因为它具有寄生 jfet 电阻以及水平电流路径,导通压降较高。与之相反,沟槽栅 igbt(trench gate igbt, tigbt)制造时工艺上不受扩散限制,不具有寄生jfet 电阻,并且具有垂直电流路径,因此其导通状态压降要低得多。沟槽栅 igbt是由 h.r.chang 和 b.j.baliga 于 20 世纪 80 年代末提出的。非对称沟槽栅 igbt在 p 基极和 n+发射区进行扩散后,通过使用反应离子刻蚀蚀刻出栅极沟槽。该槽的深度必须大于 p 基极区的结深,以便在沟槽侧壁上形成的沟道能连接 n+发射区和 n 漂移区,形成 mos 结构。
接着,在沟槽的表面生长一层牺牲氧化层,随后重新生长栅氧化层、淀积多晶硅填充沟槽、将多晶硅平坦化使栅电极凹进略微低于硅表面。淀积层间介质膜后,形成n+发射极和 p 基极区的接触窗口。在沟槽栅 igbt 工艺过程中,通常在 p 型基区表面靠近 n+发射区的地方扩散形成一个高掺杂的 p 型接触区,以改善基区的接触和抑制 n+发射区、p 型基区、n 型漂移区和 p+集电极所形成晶闸管结构的闩锁效应。p 型接触区的深度通常比基区小,并且小于沟槽栅的深度以避免产生寄生的结型场效应晶体管。
采用沟槽栅结构的优势在于消除了平面栅结构中的 jfet 电阻,且因沟槽栅将栅极做在 igbt 内部,在导通时可以形成载流子浓度更高的沟道,提高了器件性能。但沟槽栅 igbt 结构缺点在于沟槽栅底部电场较高,易发生击穿,因此在应用时需要对其进行结构和工艺上的优化。
图2 igbt栅极工程技术发展
本文以沟槽栅场截止型igbt为例进行器件仿真建模介绍。该实例仿真研究了igbt不同尺寸沟槽栅以及不同n+发射极延伸距离对器件性能的影响。也因为要仿真出n+发射极延伸距离的影响所以本实例构建了三维结构,因为器件实际的延伸距离不会仅仅在一个维度方向。结构建立后,ic-vg,ic-vc以及bv(breakdown voltage)特性被仿真出来。
随后,在sdevice中,构建igbt的标准测试电路,在混合模式下跑出igbt的开关特性,以及在器件开关操作过程中的能量损失(eon和eoff)。此外,为了获取器件的失效时间,在短路条件下仿真了该器件结构的电力和热力学特性。器件本身的eon-von,bv-von以及tsc-von(short-circuit failure time)特性都得到了全面分析。
process构建igbt器件结构和掺杂分布
本实例根据图3的版图和图4的器件参数分7个步骤进行了工艺仿真。
图3 igbt版图示意图
图4 sprocess 仿真参数
图4中的参数具体含义如下:
pmesh:过程仿真中的网格控制参数
dthick: igbt厚度,默认60um
zfac:发射端n+区域与z方向器件整个宽度的比值。本实例中使用的值分别为10、20和30
xmesa:两个相邻的栅极边缘之间的横向距离。本项目中使用的值分别为2、3和4um
ndriftd:漂移区的掺杂浓度,默认3e14
nbd: 场截止区掺杂浓度默认1e13
pweld:pwell掺杂浓度,默认5e16
nid:n注入(pwell和n漂移层之间)的掺杂浓度 默认3e14
anoded:p+集电极的掺杂浓度 默认3e15
根据图4的参数器件可以分成以下步骤进行工艺仿真:
1.自适应网格划分和衬底的定义
2.气相淀积外延层
3.刻蚀沟槽
4.淀积栅氧和多晶硅
5.发射极掺杂注入和扩散
6.场截止和p+集电极掺杂注入和扩散
7.电极定义
可以获得图5所示的3d模型,为了便于观察图中将器件放倒,其左侧为实际器件的底部,也就是集电极,右侧包括实际器件的沟槽栅以及发射极。图6为图5右侧的二维截面图。可以观察到沟槽栅的深度以及发射极掺杂。
图5 igbt 3d结构图
图6 igbt 剖面图
电学仿真1
建立好3d结构后,则可以进行一系列器件特性仿真,得到包括图7,8,9的ic-vg,ic-vc以及击穿电压特性,以及根据前述曲线算得图10的vth,von,bv器件性能。
图7 ic-vg曲线
图8 ic-vc曲线
图9 bv曲线
图10 提取出的igbt器件特性
电学仿真2
图11 igbt开关特性仿真电路
图11中,q1为igbt器件,这里通过areafactor参数设置为1e5,将整个器件的终端电流倍增系数放大1×10^5^
图12展示了当一个单脉冲vin输入图11电路时的瞬态响应。其中vcc为200v。通过将集电极电流和集电极电压的乘积按相应的时间间隔积分,计算出器件开启状态和关闭状态的能量消耗值。对于igbt器件,器件关闭过程中的集电极尾电流是关闭状态能量优化的一个重要特性。因此,在器件优化过程中,器件设计师需要考虑eoff与eon或eoff和von的趋势变化进行器件设计。
图12 igbt开关瞬态曲线
图13 igbt短路失效特性仿真电路
图13展示了用于仿真短路失效特性的测试电路。测试电路中的器件q1是igbt,和前面一样终端电流和电荷乘以比例因子1e5。图14显示了设备在短路下的电气和热特性。在仿真过程中,栅极和集电极端子都保持在相应的最大工作值,并等待器件温度达到其熔点(硅的熔点为1687 k)。最大电压与器件温度达到熔点之间的时间间隔定义为短路失效时间(tsc)。
图14 igbt短路失效电流、温度曲线
图15 提取igbt开关和失效特性参数
通过仿真可以得出tg-fs-igbt器件性能eoff-von、bv-von、tsc-von强烈依赖于xmesa和zfac参数的变化。对于击穿电压和短路失效时间,两个参数值都随着von的减小而减小。zfac值的降低改善了器件的短路失效特性。通过增加xmesa的值,短路失效特性还可以得到进一步的改进。
本文器件描述参考苗晶晶,姚兆铭,张森硕士学位毕业论文
国产工控机在智能药柜中的应用
2011年度亚太区互联网峰会于香港召开
深南电路:业务布局完整,为客户提供一站式服务
游戏开发利器:Adreno SDK v3.9震撼发布!
火币矿池可以为数字资产生产者提供哪些服务?
绝缘栅双极型晶体管IGBT工艺仿真
2299元小米Note真机拆解:价格突破凭什么?
大数据和认识论之间存在着什么关系
如何延长智能手机电池使用时间?
索尼XperiaXZ4曝光 屏幕尺寸预计为6.5英寸最厚处达到了9mm
TechInsights关于苹果智能手表金属壳电池的探讨——一种适用于便携式和可穿戴电子产品的新颖设计
利用AD5933的高精度生物阻抗测量方案
清华大学正式发布了《人工智能芯片技术白皮书(2018)》
基于FPGA的图像旋转和双线性插值算法设计
生物识别技术已进入人们生活的各个方面
索尼XperiaXZPremium评测 绝对称得上2017年的安卓机皇
DA6101Q/6111Q测试电路的原理分析
AI与AR可以共进退吗
美国针对华为芯片禁令再次升级,华为发话:未来几年一定能自己解决
如何学好模电呢?一文让你透彻理解模电