本文分别对quartus和vivado防止信号被优化的方法进行介绍。
为什么要防止信号被优化在fpga开发调试阶段,经常遇到这样的情况,需要临时添加信号,观察信号变化,用来定位代码中存在的问题,很多时候这些临时添加的信号会被综合工具优化掉,为了防止这种情况的发生,可以使用添加虚拟引脚(quartus)和代码中添加属性(vivado)。
下面分别对两种方法进行说明,在原有代码中加入如下代码,观察cnt信号是否被优化,能否通过逻辑分析仪进行观测。
reg [3:0] cnt;always@(posedge clk,negedge locked)beginif(!locked)cnt <= 4'd0;elsecnt <= cnt + 1'b1;endquartus中如何设置虚拟引脚在quartus中加入上述代码后,将cnt信号设置成输出引脚。 下面将cnt信号设置为虚拟引脚。
方法1:
在qsf文件中添加如下内容:
set_instance_assignment -name virtual_pin on -to cnt[0]set_instance_assignment -name virtual_pin on -to cnt[1]set_instance_assignment -name virtual_pin on -to cnt[2]set_instance_assignment -name virtual_pin on -to cnt[3]编译后,添加signal tap,cnt信号可以添加,说明没有被优化。
方法2:
将cnt信号设置成输出后,打开assignment editor,进行如下设置。
vivado中防止信号被优化在代码中加入(* dont_touch = true *) 。
(* dont_touch = true *) reg [3:0] cnt;always@(posedge clk,negedge locked)beginif(!locked)cnt <= 4'd0;elsecnt <= cnt + 1'b1;end重新编译后,使用ila观测cnt,ila中有信号,证明信号没有被优化。
RFID电子标签在金属环境下是怎样工作的
虹科案例 | OCT光学相干断层扫描在水果检测中的应用
苹果13promax紫色配色
电动化与智能化正在重塑产业格局
12V分立元件线性稳压电源
FPGA设计中如何防止信号被优化
一种适合教学的开关电源设计
麻省理工华裔研究出2D晶体管,轻松突破1nm工艺!
5G将为工业互联网提供安全可靠的技术连接
怎样用Python数据科学平台Anaconda在图像中启用面部检测
德赛电池5个复盘案例获得集团荣誉
配置视觉识别系统的协作机器人智能码垛
安全光幕工作原理及受到干扰时表现
工信部副部长陈肇雄表示5G的发展总体上可以分为3个阶段
拉力试验机有哪些主要构造?机架、传感器、夹具
华为鸿蒙系统PC版怎么安装?
艾迈斯半导体推出领先的高精确度、超低功耗及小尺寸新型温度传感器
机器视觉已经成为了备受全球关注的新基础设施技术
开辟新篇章!谷歌机器学习又有新进展!
发展农业无人机需要解决的三个问题