加利福尼亚州圣何塞 , dec。 1,2015 /prnewswire/- 凯德斯设计系统公司(纳斯达克股票代码:cdns)今天宣布推出新的virtuoso®advanced-node平台,该平台可用于所有先进的10nm finfet设计。这种下一代定制设计平台可将设计人员的工作效率提高5倍,并为新兴的7nm技术提供初始支持。
为了应对高级节点finfet设计带来的挑战,cadence®virtuoso高级节点平台的创新功能使设计人员能够更好地管理复杂性和过程效果。关键功能包括:
多图案化和颜色感知布局:支持四个以上的多图案层进行设计分解,使用户可以更高效地工作通过访问各种着色选项
电感设计(ead):允许设计人员在设计周期中解决寄生和电迁移(em)效应,而不是等到设计完成,从而将设计周期时间缩短了30%
基于模块生成器(modgen)的设备阵列流程:支持阵列内路由,大大减少了设计迭代次数并将设计人员的工作效率提高多达25倍
10nm自定义布线:支持新的设计规则,大大简化了布局创建,并最大限度地减少了在10nm工艺设计时普遍存在的着色误差
设计中的物理验证系统(ipvs):使布局工程师能够即时检测和f正在实施设计时出现ix错误,这可以大大减少设计规则错误,同时将整体设计人员的工作效率提高多达15%
三星拟将生物识别技术扩展到移动设备
苹果新机拉货PCB软板双雄动起来
社交媒体遇见莫尔斯电码
意法半导体ISM330DHCX iNEMO惯性SiP模块采用系统级封装
目前胜利精密已对摩托罗拉正式供货3D玻璃
下一代定制设计平台可将设计人员工作效率提高5倍
比特币支付网络+闪电网络的核心思想介绍
C51单片机硬件基础
解析:可穿戴设备的6大发展趋势运用
骥翀氢能获数千万天使轮融资 用氢燃料电池电堆解决方案进阶新能源汽车
广汽集团再回应:“快速充”和“长续航”分别两种电池
怎样利用太阳能为路由器供电
为什么模拟有需求却招不到人?
DC-DC和LDO各自的原理和区别
铭普光磁成功购买了克莱微波100%的股权
618权威媒体电视排行榜NO.1,海信电视E8诠释MiniLED画质巅峰
基于ARM的英文转中文翻译器设计
智能电磁流量计为什么会误差增大
Ambarella展示了在其CV3-AD芯片上运行LLM的能力
一加5什么时候上市?一加5最新消息:很好,这的确没抄袭iPhone!一加手机5细节曝光