从硬件工程师的角度来了解石英晶振

对于我们一些电路设计工程师来说,知道石英晶振在电路有着非常重要的作用,很想深入的了解晶振具体在电路中起到什么作用?跟时序又具体是什么关系?为什么同一个板子需要不同的几个晶振等等;通过网络去查找相关资料,查到的要么太理论、要么就是专门的晶振制造和晶振参数指标等资料,未能实际就应用作出比较详细的解释。以下是我们收集的一些关于类似这些方面的问题作出的解释,希望能帮到刚接触晶振的工程师们。
第一,晶振在电路的具体作用:
大家都知道cpu运行时是一步一步的,每“一步”执行一条指令,那么 这个“一步”的判断依据就是来自晶振。低端cpu的运行速度由晶振直接决定,高端cpu的运行速度由晶振倍频后产生时钟决定。比如, 89c51的经典晶振是11.0592mhz,其运行频率是11.0592mhz/12;
pc机的奔腾、酷睿等cpu也是用晶振的,倍频n倍后可到ghz。
第二, 时序跟晶振的关系
时序的细化就是“依赖时钟进行运作的顺序”,而时钟就是由晶振产生的,晶振和时序两者没有直接联系。时序更多的是涉及一组信号之间的关系而已,所以晶振只是扮演一个时钟信号的提供者。
第三, 同一块板不同晶振的关系
不同的cpu或者不同的芯片,都有其标准定制的运行频率,所以需要不同的晶振。比如,usb1.1需要的是48mhz时钟进行分频,那么一般需要12mhz晶振,倍频4倍得到48mhz。rtc时钟需要比较准确的1s(1秒)定时,所以需要32.768khz的晶振。
第四, 既然时钟频率可以进行倍频和分频,为什么不可以做固定选择呢?如usb1.1需要的是48mhz时钟进行分频,那么一般需要12mhz晶振,倍频4倍得到48mhz。为什么不直接用48mhz晶振,而要选择倍频?
这个问题很关键,具体是选用基频的还是倍频的,其实这也是涉及多方面的因素,有成本的问题,有电路的问题,通常高频晶振容易对外围电路或受到外围电路的影响,所以pcb layout时需要注意;其次,高频晶振制造难度大,其成本也必然高,由于晶振的频率根厚度成反比,所以频率越高,晶片就越薄,不仅石英晶片制作成本高,使用时也会因为一些问题带来不利因素,不过所有的都不是是绝对的,很多电路采用50m甚至更高频率的晶振,所以至于如何选择应该根据芯片方案及实际应用情况来确定。
第五, 为什么实时时钟晶振都是用32.768khz晶振的呢?
这是因为rtc时钟需要比较准确的1s(1秒)定时,数字电路都是用2进制表示数字,32768表示为1000000000000000(15个零),这样只要检测到最高位变化,就知道1秒了,不要检查每个位,电路简单。某些其它频率可以,可是就是没有32.768khz 实现的容易和准确了。
第六, 时钟就一定是用晶振的吗?
这可不是一定的,在还没有石英晶振前,产生时是用rc、lc等振荡电路实现的,只是它们的精度不高而已。如果要进行无线数据或图像的传输,就必须用到更高精度的石英晶振才可以。另外当前很多单片机也已经可以不要晶振,就是使用了内部的rc振荡电路。
第七,分频和倍频电路之间的区别
分频电路是数字电路,在实现上只要一个计数器加一个比较器就可以了;倍频电路是模拟电路,一般是pll实现,实现m、n在一定范围内的m/n的倍频或分频,比较复杂,而且对电路电源的干扰敏感,所以分频是用在数字电路当中,倍频是属于模拟电路,分频比较简单,倍频电路复杂,两者用法不一样,难易有别。

锐讯生物发布了新一代数字PCR系统及全新微流控解决方案
杰思猎鹰主机安全响应系统与统信UOS的适配工作完成
苹果智能手表新品将支持血糖检测
M12航空插头4芯
云变更管理怎样做是合理的
从硬件工程师的角度来了解石英晶振
院士反深度学习 人工智能永远在路上
碳化硅MOSFET器件的特性优势与发展瓶颈!
LED电源次级恒流经典电路TOP6 —电路图天天读(127)
日亚化LED专利侵权案获东芝映像赔偿
全球智能手机市场已经保持固化,芯片市场面临着洗牌
三星下半年将会发布拥有旗舰级性能的Exynos 1080芯片
4×4键盘模块电路图
微软宣布将于2020年推出Edge浏览器Linux版本
海泰方圆实力入围“金融信创领航企业30强”
基于Furian架构的PowerVR Series9XTP
智能配电网自愈控制技术分析
锂离子电池之四种正极材料比较
安森美半导体完成收购Truesense Imaging, Inc.
怎样制作RGB鼠标垫