25千兆以太网 (25gbe) 正在快速发展,并且很多分析人士预计它将在未来4年中呈现指数性的迅速增长。想象一下设计有线网络设备来支持过多标准,以及用最小数据包损失和延迟来快速提升数据速率时的复杂程度!
随着数据速率的增加,链路抖动允许量变得越来越严格。硬件工程师将主要精力放在如何使他们的整个线路卡能够支持最大吞吐量,而为基准时钟产生的随机抖动分配尽可能小的允许量。针对基准时钟,对于一条25gbe的链路(集成范围在12khz至20mhz之间)来说,可以实现的最大可能均方根 (rms) 抖动的范围在100fs至300fs之间。这个12khz-20mhz的标准相位噪声集成范围包括锁相环 (pll) 频带内和频带外 (vco) 噪声的影响。基准时钟发生器的相位噪声性能需要在pll环路带宽内和带宽外都表现得很出色,以符合更加严格的抖动技术规格要求。
例如,lmk03328在多个集成带宽内提供业内最低相位噪底,一致的rms抖动。超低相位噪声和抖动转化为串行链路内更好地比特误差率 (ber)。考虑一下对传统高端基于表面声波的示波器的改进。图1显示的是,在一条具有156.25mhz基准时钟的10g链路上,相对于一个saw示波器,在使用lmk03328时,ber性能提高了3倍。随着进一步的优化,你可以实现更高的性能—最多比传统saw示波器高9倍。
图1:saw示波器和ti lmk03328的10g链路性能
一个低相位噪声基准时钟转化为串行链路中其它关键块的更高抖动允许量分配。随着数据速率快速爬升到25gbe,并且允许的ber在1e-18时变为标准值,高质量、低抖动基准时钟在保护信号完整性方面的重要性变得不可小觑。
在用一个眼图来解决链路无法正常运行的问题后,你现在需要确保你的设计是稳健耐用的,并且在应力下可以正常运行。使信号完整性变得更加糟糕的常见问题就是电源抖动。将低压降稳压器 (ldo) 集成在内可以极大地帮助克服对电源噪声的敏感度。具有内置ldo的时钟发生器通过提供稳健耐用的电源噪声抑制和出色的电源抑制比 (psrr) 来帮助改进无错数据传输。图2显示的是使用lmk03328时对psrr和tx眼图性能的改进,其原因就在于lmk03328集成了一个ldo。
图2:saw示波器和ti lmk03328时钟发生器的psrr
特斯拉试产欧洲版Model 3,为登陆上市做准备
楼宇自控控制系统如何去设计实现
魅族Flyme6开启公测,细节体验我先尝鲜了!
原位总磷总氮分析仪的检测原理是什么?
5G、IoT需要光纤基础设施
超低抖动时钟发生器如何优化串行链路系统性能
微软发布便携显示屏,仅重 698 克
AI在抗击冠状病毒中可以有什么作为
硬件工程师入门
报价200刀 索尼智能耳机Xperia Ear下月13日开卖
锂电池是什么时候开始发明出来的?锂电池的优势
检查大功率双向晶闸管触发能力的方法
中国联通5G基站在牡丹江市第一人民医院正式开通
OQ充电站 | 全球对量子计算机市场需求空间有多大?
叠层片式铁氧体超大电流磁珠
基于RT-Thread操作系统软件框架设计思路
福州智慧工地人脸测温健康码核验一体机
Uber发文谈论自动驾驶可视化工具 将数据变成图像
华为成功获得韩国运营商5G订单 设备占比95%
分享香蕉插测试线的保养方法