27年来,pci-sig不断推出新版本的i / o标准,使设计人员能够适应下一代系统所需的带宽永无止境的增长,同时保留对上一代接口和软件的兼容,从最初的峰值带宽133mb/秒增加到64gb/秒(pcie5.0 x16),增长了480倍。
pcie 5.0 第5代pcie技术
pcie5.0速度是 pcie 4.0 的两倍,并具有向下兼容性。pcie 5.0 协议分析仪能够支持 32gt/秒的数据链路速度操作,同时具有卓越的内存、存储容量和分段功能,可捕获更大容量的上行和下行流量。
什么是 pcie 5.0?
第 5 代快速周边组件互连称为 pci express 5.0。它也称为第 5 代 pcie、pcie 5、pci v5 或简称为 pcie 5.0。pcie 技术于 2003 年首次推出,现已成为使用点对点访问总线将高速组件连接到主板的标准接口。
在 pcie 3.0 和 pcie 4.0 相隔 7 年之后,pci express 5.0 规范的开发和发布紧随 4.0 之后,带宽又增加了 2 倍。pci-sig 已经发布了最终的 pcie 5.0 标准。
2
pcie 5.0 测试工具
测试标准和实践在每一个新的 pcie 版本中都继续受到挑战,pcie gen 5 也不例外。修订后的电气空闲退出有序集 (eieos) 和时钟功能已经影响了硬件和系统级别的测试实践。完全向下兼容的协议分析仪能够支持 32gt/秒的数据链路速度操作,例如 viavi xgig analyzer,对于执行最新的 pcie 5.0 测试和调试过程非常宝贵。卓越的内存、存储容量和分段功能可实现更大容量的上行和下行流量捕获,从而可以记录长序列,并过滤掉特定的数据包,以便进行可靠的协议分析。
新的 pci express 5.0 规范中描述的替代协议也需要全面的测试支持,因为这种改进的多功能性现在允许其他协议利用成熟的 pcie 物理层堆栈。例如,许多企业支持的计算快速链接 (cxl) 替代协议提供了一个优化的协议栈,该协议栈具有高速缓存一致性,非常适合低延迟接口。新增加的技术,例如均衡旁路选项和 pcie 5.0 速度的预编码,使具有最新功能的尖端协议分析仪成为无价之宝。
干扰能力对于测试覆盖范围仍然至关重要,因为网络流量的实时模拟为 pcie 硬件提供了一个重要的试金石。智能和协议感知干扰器(例如 xgig 干扰器 平台)支持 pcie 5.0 测试设置内联操作、自动发现和回归测试,以及对各种协议的测试支持。
所有 xgig 分析仪标配的 xgig expert 软件包支持并增强了这些出色的 pcie gen 5 测试功能。软件功能包括通过用户友好的界面自动捕获和分析跟踪数据,该界面提供了跨所有协议层和网络拓扑的可见性。
medusa labs test tools suite (mltt) 是一款应用层软件工具,无需额外设备即可实现可配置的网络流量生成和分析。网络硬件的压力测试用于有效地发现错误,而 mltt 基准测试和数据完整性测试工具有助于加速设计验证和系统启动。
3
pcie 5.0 发布日期
2019 年 5 月 29 日发布的 pci express 5.0 标准的最终版本是加速的 18 个月开发周期的高潮,该周期被认为是解决数据密集型应用程序不断增长的性能需求所必需的。
和所有前几代一样,pcie 5.0 保持了与过去迭代的向后兼容性,尽管 pcie 插槽和连接卡之间的最低版本(速度)仍然是制约因素。除了带宽增加之外,pcie 5.0 规范还包括提高信号完整性的电气增强和提高连接器性能的机械更新。
尽管 pcie 4.0 的最终版本是在几年前的 2017 年 6 月完成的,但必备的第 4 代组件的商业化一直持续到 pcie 5.0 发布日期之后。一旦 pcie 5.0 组件和产品在 2021 年商业化,pcie gen 5 的发布时间将为硬件制造商提供一个独特的“跨越式”选择。从 pcie 3.0 到 5.0 的直接过渡产生了 4 倍的“速度提升”,pci express gen 5 x4 插槽提供了与 pcie 3.0 x16 全尺寸插槽相同的带宽性能,从而释放了宝贵的连接空间。
与每个连续的 pcie 版本一样,pcie express 5.0 和以前的 pcie 版本之间的共存(通过 pcie 接口的固有向后兼容性实现)允许云计算和人工智能 (ai) 等要求最高的高性能应用利用最高的可用传输速率,而前几代技术仍在为要求较低的应用使用。
4
pcie 5.0 生态系统
创建 pcie 5.0 生态系统
2019 年 pcie 5.0 的发布日期只是实施过程中的众多渐进步骤之一。对定义系统集成实践至关重要的 pcie gen 5 卡机电 (cem) 规范仍在开发中,预计将于 2020 年底全面发布。初步的合规性和互操作性测试也必须成功完成。这些额外的里程碑可能会将第一批经认证的 pcie 5.0 商用产品的推出时间推迟至 2021 年年中。
由于 pcie 已集成到当今使用的几乎所有类型的计算系统中,pci express 5.0 的共生客户和供应链基础设施包括电子、计算、数据存储和电子商务行业中的许多世界上最大的公司。这包括支持 pcie gen 5 功能的知识产权 (ip) 供应商、交换机和重定时器制造商,以及 pcie 5.0 主板、存储设备和图形控制器供应商。这些重要的构建模块为数据中心和其他基础网络部署提供了先进的计算机系统和硬件。
pcie 5.0早期采用的细分市场
预期并非所有企业和细分市场将同时采用 pci express gen 5 技术。ip 市场将需要早期验证功能,以确保 fpj 或硅格式的功能。cpu、以太网和精选加速器细分市场也将在 pcie 5.0 的早期推广中发挥重要作用。数据中心服务器和高性能计算 (hpc) 基础设施已经在努力满足不断增长的带宽和延迟需求,一旦 pcie gen 5 技术面世,它们将迅速吸收其固有优势。
5
pcie 5.0 协议分析用户
更快的验证和调试周期对于加快上市时间至关重要。这为执行验证和确认的系统集成团队以及致力于鉴定组件和解决互操作性问题的调试团队创造了对高级 pcie gen 5 协议分析工具的更大需求。设备、驱动程序和应用软件的性能调优团队也从先进的 pcie 5.0 协议分析功能中获得了丰厚的投资回报。
pcie gen 5 速度
pcie 的速度倍增减惯例与 pcie 5.0 的发布保持一致。pcie 5.0 使用自 pcie 3.0 版以来的标准 128b/130b 编码方法,将在每个方向上提供 64 gb/秒的吞吐量。由于 pcie 技术允许数据全双工双向流动,因此两个方向的总吞吐量加起来达到 128 gb/秒。
pcie 3.0 之前的编码标准是 8b/10b,这意味着 8 位数据被编码并作为 10 位数字传输。这进而产生了 20% 的性能开销因子,将 2.5 gt/秒的原始比特传输速率降低到仅为 2.0 gbit/秒的净带宽。这个更有效的 1.5% 开销因子在 pcie 5.0 编码惯例中仍然有效。
pcie 5.0 的惊人速度使得相当于一个典型蓝光光盘的内容能够在不到一秒钟的时间内传输到 pci 5.0 主板上的非易失性存储器 (nvm)。尽管这种超乎寻常的速度看起来像是奢侈品,但这是其他领域的网络架构增强所必需的。例如,400g 以太网在每个方向上需要 50 gb/秒的带宽才能以最大容量与 cpu 连接。
400g 以太网在每个方向上需要 50 gb/秒的带宽,才能以最大容量与 cpu 连接。对于 pcie 4.0,全尺寸 x16 插槽上可用的 32 gb/秒已被证明是不够的。使用 pcie 5.0 技术,可用带宽超过了该接口的要求,还有剩余空间。
除了以太网之外,这种持续改进周期的推动因素是具有延迟关键型性能要求的实时系统的出现,例如自动驾驶、需要即时响应的防御应用,以及必须立即挫败黑客企图的关键金融安全应用。多 gpu 系统和高级显卡的个人用户也可以从 pcie 5.0 的速度和带宽增强中获得实实在在的好处。
6pci express 5.0 规范
pci express 5.0 规范可以被归类为向后兼容的 pcie 标准的自然演进,在这个迭代中不包括固有的链路或事务层变化。5.0 规范继续受益于 pcie 4.0 建立的缩放流量控制以及扩展标记和信用。
还添加了一个新的指定用于附加卡的 cem 连接器。信号完整性和连接器设计特性的改进提高了整体性能和可靠性。物理层增强还包括对 eieos、skp 有序集和均衡序列的更新。
pci express 5.0 规范受到硬件制造商和业内人士的普遍好评。特别是,为提高可测试性、加速链路训练和提供备用协议支持而进行的增强被认为是 pcie 5.0 的突出特点。这一行业共识,以及从 4.0 过渡到 5.0 所需的一组相对温和的实施先决条件,引领了积极的硬件开发和商业化目标。
7挑战
pcie 5.0 挑战
pcie 5 与 pcie 4
在从 pcie 4.0 到 pci express 5.0 的过渡中,速度翻倍、向后兼容和加速发布周期是构建实施策略的三个基本支柱。
启用或支持提速的新功能优先于其他建议或请求的更改。例如,需要更改 eieos 和数据比特率定义才能实现速度提升,但编码方法和目标比特误码率 (ber) 等基本 pcie 元素保持不变。信令和加扰方案也与 pcie gen 4 保持一致,并在可能的情况下利用现有的发射器(发射)和接收器(接收)测试方法将实施影响降至最低。
尽管强调上市时间和兼容性,pcie 版本 4.0 和 5.0 之间的其他重要设计更改必然会影响配套硬件和测试实践。其中包括具有二阶响应的时钟数据恢复 (cdr) 和仅与表面贴装 pcba 封装兼容的 cem 连接器,尽管它在附加卡接口处保持向后兼容。pci express 5.0 还通过修改的 ts1/ts2 序列支持替代协议。
pcie 4.0 和 pcie 5.0 标准之间的一致性因 4.0 标准的发布时间过长而变得更加必要,因为网络环境和带宽需求继续在后台展开。这实际上保证了两个标准之间的重叠期,使得设计和测试实践的通用性对于平稳过渡至关重要。
pcie 5.0物理层更新
除了 pci express gen 5 版本附带的更严格的抖动要求、信道损耗预算约束以及通道电压和时间裕度要求外,速度提高还需要额外的物理层更改,同时还包括其他改进,以保持与以前的 pcie 版本所需的向后兼容性。
有序集更改是 pci express 5.0 规范版本附带的一项重要修改。eieos 有序集用于帮助退出电气空闲状态。在 pcie gen 5 惯例中,用于每个 pcie 4.0 有序对的熟悉的 16 个 0 和 1 的模式变成了对每个通道重复的 32 个 0 和 1。背靠背(重复)eieos 信号是 pcie 5.0 协议的额外更改。数据流起始有序集 (sds) 也已更新,因此接收方可以清楚地区分 pci express gen 5 数据流起始点。
训练序列 (ts1/ts2) 受益于旨在促进 pcie gen 5 速度倍增的创新新选项。训练序列是链路建立和均衡 (eq) 的必要先导,但随着有序集通过每个速度支持增量(从 2.5 gt/秒开始并逐步移动到 32.0 gt/秒 pcie gen 5 速度),训练序列也可能导致延迟。为了解决这个难题,提供了eq 旁路选项,以基本上“跳过”中间速度均衡级别,或者通过使用“无 eq”选项立即转换到 l0 活动数据传输状态来完全省略均衡。
pcie gen 5 的改进型 ts1 和 ts2 也增加了新的字段,用于替代协议标识和增强的预编码支持。一旦系统和设备之间的协商成功,链路就可以立即以支持的最高速度进入 l0 状态,并开始使用协商的备用协议传输数据。如果替代协议协商失败,系统可以快速恢复到主干 pcie 5.0 协议。
8
pcie 5.0 测试场景和解决方案
在 pcie 5.0 链路活动的启用(l0 之前)阶段和完全启用 (l0) 阶段,几乎任意数量的不同的链路条件和场景都会带来故障排查挑战。好的 pcie gen 5 测试解决方案支持分层、系统化的方法,可显著减少故障排查时间和工作量,同时改进持续的系统性能指标。
在链路训练和状态状态机 (ltssm) 状态期间观察到的链路启用问题包括信号完整性和检测问题、不正确的链路速度以及可以使用协议分析仪有效诊断的其他潜在情况。在达到 l0 状态后,在高级 pcie 协议分析仪的帮助下,还可以有效地检测和缓解协议栈各层的性能低效,例如重放过多、恢复问题和延迟。
需要精确诊断能力的一种常见 phy 层条件是在从电空闲状态退出期间,此时发射和接收逻辑之间的不匹配会引起延迟。viavi xgig analyzer 通过采用较短的锁定时间和高级后处理功能可靠地识别这些情况,从而最大限度地减少低功耗状态转换期间捕获的数据丢失。
物理层的实时指标对于监控整体信号健康状况和链路恢复数据极其重要。例如,当链路运行在 l0 状态时,重复的重放和恢复可能会导致系统性能显著下降,但通常不会被检测到。具有每通道分辨率的 xgig 实时监控、指标和捕获后分析功能可有效监控和诊断非确认 (nak)、重放、链路错误和流量控制 (fc) 统计数据,例如接收器缓冲区溢出和过大的事务队列深度。
9
pcie 5.0 的未来
pcie 发布日期的惊人节奏似乎注定会延续,预计将于 2021 年发布 pcie 6.0 的最终规范版本。这一新的迭代将继续传统的带宽加倍和向后兼容,这意味着 pcie 标准这一次达到了令人震惊的 256 gb/秒的双向带宽。这将有效地将 pcie 与低端 gpu 的 vram 带宽相媲美。
为了使速度再提高两倍并保持高可靠性标准,将采用脉冲幅度调制 (pam4) 和前向纠错 (fec) 技术。人工智能和机器学习是这一增强的潜在受益者,因为它们的性能依赖于卓越的速度、低延迟和同时快速访问多个外围设备。
pcie gen 5 是 i/o 总线技术的又一次成功飞跃。在可预见的未来,pcie 5.0 规范似乎将遵循摩尔定律,同时摆脱网络架构瓶颈的束缚。随着每天都有新的和改进的 pcie 5.0 测试工具面世,这一进展应该会通过 pcie 6.0 和未来许多代的发布成功地继续下去。
RFID工业识别系统的设计与实施的具体步骤
使用ISL9220的锂离子聚合物电池充电器
手机内的移动芯片已经打入Google Chrome OS笔记本电脑
建设数字化工厂组装还是重构PLM、ERP、MES、WMS等系统?
5G流量单价两年降46%
什么是 PCIe 5.0? PCIe 5.0规范以及挑战
导波雷达液位计的工作原理
高性能动力电池是锂电企业破局制胜法宝
MTK系列格式化和双加密的解密方法
高智能农业土壤肥料养分分析系统功能特点介绍
3D打印技术将为铁路行业的开发提供更多的可能性
温度传感器怎么测量好坏 温度传感器的作用
JDRead1评测 软硬件均衡价格颇具优势
我国正式启动了6G技术研发工作
物联网有助于重塑疫情后的酒店业
FPGA学习系列:26. 矩阵键盘的设计
基极负反馈式偏置电路
两小时轻松快速入门Docker
多通道晶圆缺陷检测方法
家居打扫神器推荐,蒸汽拖把好用吗?