虹科方案 | 虹科UES IP核——用最少的资源,解决最大的吞吐量!

ip核(intellectual property core)是一段具有特定电路功能的硬件描述语言程序,常常被用于数字电路中。该程序与集成电路的工艺无关,可以移植到不同的半导体工艺中去生产集成电路芯片,从而帮助开发人员减少工作量,并缩短产品上市时间。
虹科非网管以太网交换机ip核(ues)是一个即用型的解决方案,它实现了一个无阻塞交叉矩阵,该矩阵允许所有端口之间进行线速通信。交换机在转发每个帧之前先对其进行缓存和验证,而等待时间已被最小化到纳秒级。此外,ues支持ieee 1588 v2透明时钟功能。该功能可纠正引入交换机产生的错误的ptp帧,从而使ieee 1588同步设备之间的互连保持最高水平的准确性。
关键特性
虹科非网管以太网交换机ip核 ues /
高性能
实现端口之间的全交叉矩阵以实现最大吞吐量
快速
虹科专有的mac地址匹配机制,大大缩短了延迟时间
高效
经过优化,仅需很少的逻辑资源即可在低成本fpga器件上实现
灵活
完全可扩展且可配置,以获得最佳的功能-尺寸平衡。参数设计员可使用:
端口数量:可配置的3至16个以太网端口
 缓冲区队列长度
 ieee透明时钟功能
自动
mac地址学习和老化(默认情况下,存储容量为2048个mac地址)。
非网管以太网交换机ip核框图
用于 xilinx vivado 工具的非网管以太网交换机 ip 内核
轻松集成到您的fpga设计中
虹科非网管以太网交换机ip核是实现基于以太网的工业网络的完美解决方案。它为以太网 phy 设备提供 mii/gmii/rgmii 本地接口,并且可以与 xilinx ip 结合以支持 rmii 或 sgmii 以及其他接口。它还支持将 axi4-stream 接口连接到其他不具有基于 mac 接口的 ip 核。
虹科ues ip核可在以下 xilinx fpga 系列上得到支持:
6 系列(spartan、virtex)
7 系列(zynq、spartan、artix、kintex、virtex)
超大规模(kintex、virtex)
ultrascale+(zynq mpsoc、kintex、virtex)
通过利用新的xilinx vivado工具,可以将ues 轻松集成到您的fpga设计中,该工具允许在图形用户界面中使用ip核并以简便的方式配置ip参数。

人工智能为什么突然崛起?
卓岚信息科技串口转以太网单芯片ZLAN1003概述
太阳诱电叠层压电振动片:看上去很平,摸起来凹凸不平?
音视频矩阵的设计技术要点
PN结的形成及PN结工作原理图 PN结及其单向导电性
虹科方案 | 虹科UES IP核——用最少的资源,解决最大的吞吐量!
矿业硬件制造商之间的竞争加剧正在导致比特币哈希算力的分散化
视频监控最新系统功能介绍
国外研发出一种新电池技术 几乎能将所有储能全部释放
三星s8才是真的全面屏吗?小米mix2、iphone8不服来战!
穿刺器气密性检测的难点有哪些
lcd1602与lcd12864优缺点
是否可以在拥挤的电路板上安装低EMI电源
TI DM388达芬奇视频处理器低照性能无出其右
国产***能否拯救中国半导体行业?
AMPHENOL极频1.85毫米连接器的应用
PROFIBUS主站转ETHERCAT协议网关
MAX16826 可编程、四串HB LED驱动器,可优化输出
微软百度率先宣布使用AMD最新EPYC服务器处理器 AMD正在崛起
剖析恒温恒湿试验机的环境湿度不平稳