1、使用加速电容
图 3 使用加速电容时的电路
图 4 加速电容对基极电压的影响
图 3 是对图 1 基极限流电阻 r1 添加并联小容量电容器的电路。这样,当输入信号上升、下降时能够使 r1 电阻瞬间被旁路并提供基极电流,所以在晶体管由导通状态变化到截止状态时能够迅速从基区取出电子(因为r1 被旁路),消除开关的时间滞后。这个电容的作用是提高了开关速度,所以称为加速电容。
图 5 加了加速电容的输入输出波形
图片 5 是添加了加速电容之后的输入输出波形图,可以看出晶体管开关速度明显提升,边沿变得陡峭,由于所使用的晶体管以及基极电流、集电极电流值等原因,加速电容的最佳值是各不相同的。因此,加速电容的值要通过实际电路的开关波形决定。
2、肖特基钳位
提高晶体管开关速度的另一个方法是利用肖特基二极管钳位。这种方法是 74ls、74als、74as 等典型的数字ic ttl的内部电路所采用的技术。
图 6 是对图 1 添加肖特基钳位的电路。所谓的肖特基钳位是在基极与集电极之间接入肖特基二极管。这种二极管不是 pn 结,而是由金属与半导体接触形成具有整流作用的二极管,其特点是开关速度快,正向压降 vf比硅 pn 结小。
图 6 进行肖特基钳位的电路
图 7 加了肖特基钳位的输入输出波形
如上图 7 是加入了肖特基钳位的输入输出波形,可以看出其效果与接入加速电容(图 5)时相同,晶体管开通关断边沿明显变陡峭。
分析图 6 可知,肖特基二极管的正向电压降 vf 比晶体管的 vbe 小,所以本来应该流过晶体管的大部分基极电流现在通过 d1 被旁路掉了。这时流过晶体管的基极电流非常小,所以可以认为这时晶体管的导通状态接近截止状态。
3、减小基基电阻r1
图 8 r1=100ω时的电路
图 9 r1=100ω时的输入输出波形
如上图 9 所示,减小 r1 电阻至 r1=100ω 时的输入输出波形较图 2 明显变陡峭,这是因为 r1 减小时,其与晶体管密勒效应构成的低通滤波器的截止频率升高,所以输出波形的上升速度加快了。
加速电容是一种与减小基基电阻值等效的提高开关速度的方法。肖特基钳位可以看做是改变晶体管的工作点,减小电荷存储效应影响,提高开关速度的方法。由于肖特基钳位电路不像接入加速电容那样会降低电路的输入阻抗,所以当驱动开关电路的前级电路的驱动能力较低时,采用这种方法很有效。
在设计这种电路时要注意肖特基二极管的反向电压vr的最大额定值(因为晶体管截止时电源电压会原封不动的加在肖特基二极管上)。
时间继电器的复位功能
5G网络为通往数字未来铺平道路
M5246-00000P-025BG压力传感器在计量泵中的应用
6.0KV抽能变压器400V侧零序过电流保护(含接线图)
YOLOv6模型文件的输入与输出结构
三种常用的加速晶体管开关的方法
等了7年,小米6终于涨价了!1999元:再见
仿制PCB板的过程及方法解析
使用人工智能技术研发癌症新药真的靠谱吗
澳空军再添72架F-35A战机,非美机群接近300架两条生产线将同时开工
无线和TVB的区别
FCC正在更新基础设施政策,并鼓励私营企业投资 5G网络
关于FPGA芯片的故事,你知道多少呢?
光学生物传感器的具体应用及原理介绍
BUCK芯片外围的电阻是用来干什么的
ARM存储格式的“大小端”解析,原来是这样!
日本知名的元器件大厂,在目前的市场环境下,好像有点“慌”!
VR+教育是否行得通?博士们是这么认为的
基于一个超快速可扩展和去中心化的区块链网络IOST介绍
AI芯片的未来需要依靠什么