作为半导体晶圆清洗技术国际会议,由美国电化学会(ecs)主办的“international synmposium on semiconductor cleaning science and technology (scst)”和比利时imec主办的“international symposium on ultra clean processing of semiconductor surfaces (ucpss)是著名的半导体清洗技术的正式学术活动。
相比之下,由美国私人技术咨询公司linx consulting主办的surface preparation and cleaning conference(spcc)每年在美国俄勒冈州举行。此前,sematech 是美国半导体制造强化研究机构的一部分,是半导体行业信息收集活动的一部分,但随着该研究机构的解散,该机构由 linx consulting 接管和运营,不是学术活动。今年,该活动照常举行了。
清洁过程的数量和未来的预测数量
spcc 2021 的主旨演讲由半导体技术趋势研究公司 ic knowledge 就高级 dram、nand 和逻辑器件的未来小型化趋势发表演讲。图 1 是这三种器件制造过程中清洗步骤数的过去和未来趋势。
关于dram清洗,随着微细化进行到1x-nm(可能19/18-nm)、1y-nm(同17/16-nm)、1z-nm(同15nm),清洗工序数增加超过200个,1+-nm(14-nm)及以后,代替使用浸没arf光刻(光刻 - 蚀刻 - 重复清洗)的多图案化,由于采用euv光刻的单图案化,清洗步骤减少。然而,在1μ-nm及更高版本,由于必须采用euv光刻的双图案,清洗步骤的数量预计将增加。
在dram清洗中,晶圆背面和斜面清洗的步骤数量最大,电阻剥离后清洗,cmp后清洗是仅次于此的。值得一提的是,从1x-nm开始,scco2(超临界二氧化碳)用于高纵横比圆柱形电容器的清洗和干燥。为了防止图案坍塌,使用不产生表面张力的超临界流体。
3d nand 的清洗,以三星的 v-nand 工艺为例,清洗步骤直到 128 层,160 层为80 层两级重叠结构,276 层为 96 层三级重叠结构,清洗步骤不断增加。368层为96层4级,512层为128层4级重叠结构,清洗步骤数超过250步。在 nand 清洗步骤中,未来,背面、斜面和 cmp 后清洁呈上升趋势。
以台积电的技术节点为例,逻辑器件的清洗,但随着小型化的进展,清洗次数增加,从5nm的euv光刻全面引入,arf多图案化在关键层被更改为euv单图案化,清洗步骤减少。然而,在1.5nm及更高版本,由于euv被迫采用双图案,清洗过程增加。在逻辑器件的清洗中,与其他器件一样,背面和斜面清洗最为多,但多层布线结构的beol清洗次数明显多于内存过程。
清洗过程是所有工艺中出现最多的过程,今后将进一步增加。这是防止半导体器件产量下降的关键过程。
在spcc 2021中,日本进行了三次在线演讲。
晶圆蚀刻中溶解氧的连续监测(horib场高级技术)
sige 通道门全周结构中的选择性 si 蚀刻(三菱化学/比利时 imec)
湿洗中的晶圆干燥问题(东京电子)
东京电子预计,在dram之后,超临界流体清洗和干燥将用于nand和尖端逻辑(参见图2)。自 2010 年代中期以来,三星将其子公司 semes 的多叶超临界清洗和干燥设备引入 dram 量产。
在spcc 2021中,imec给出的蚀刻ru是一种新布线材料,并宣布在未来半导体工艺中蚀刻和随后的清洗,如叉片的各向异性蚀刻的下一代晶体管。
摩托罗拉推出折叠手机_Razr再现?
Debrief的区块链基础架构是怎样构成的?
2016资本谨慎布局VR 行业洗牌悄然来临
米拿下了全平台安卓手机销量第一的位置
如何制作一个自带光源的笔?
深入探讨半导体制造这关键步骤未来的发展和变化
接地电阻柜的电阻作用是什么
圈比检测可查出网络变压器的哪些问题?
最简单的LC振荡电路图大全(五款最简单的LC振荡电路设计原理图详解)
什么是BRI (Basic Rate Interface)
物联网卡开卡数量激增,最新的政策你知道吗?
逆变器的正确使用方法
DS33R11多芯片模组的BSDL测试
NDN Link的发展将会取代TCP/IP的未来互联网架构
LED电荷泵PCB有哪一些设计要点
生产力“狂飙”,这家大型跨国企业如何减少90% IT工作量?
FPGA上的MACsec IP提高数据中心安全性
如何更好的使用云存储
磷化氢残留检测仪的操作与维护要点
如何正确的理解区块链技术