stc89c52引脚图及引脚功能说明

本文为您带来单片机stc89c52引脚图,及stc89c52各个具体的引脚功能说明,详情请看如下全文内容。
单片机stc89c52引脚图,如下图所示:
stc89c52功能简述:
stc89c52 是一种低功耗、高性能cmos8位微控制器,具有8k在系统可编程flash存储器。使用高密度非易失性存储器技术制造,与工业80c51产品指令和引脚完全兼容。片上flash允许程序存储器在系统可编程,亦适于常规编程器。在单芯片上,拥有灵巧的8位cpu和在线系统可编程flash,使得stc89c52为众多嵌入式控制应用系统提供高灵活、超有效的解决方案。stc89c52具有以下标准功能:8k字节flash,256字节ram,32位i/o 口线,看门狗定时器,2个数据指针,三个16位定时器/计数器,一个6向量2级中断结构,全双工串行口,片内晶振及时钟电路。另外,stc89c52可降至0hz静态逻辑操作,支持2种软件可选择节电模式。空闲模式下,cpu停止工作,允许ram、定时器/计数器、串口、中断继续工作。掉电保护方式下,ram内容被保存,振荡器被冻结,单片机一切工作停止,直到下一个中断或硬件复位为止。8位微控制器8k字节在系统可编程flash。
stc89c52引脚说明:
vcc(40引脚):电源电压
vss(20引脚):接地
p0口:p0口是一个8位漏极开路的双向i/o口。作为输出口,每位能驱动8个ttl逻辑电平。对p0端口写“1”时,引脚用作高阻抗输入。当访问外部程序和数据存储器时,p0口也被作为低8位地址/数据复用。在这种模式下,p0具有内部上拉电阻。在flash编程时,p0口也用来接收指令字节;在程序校验时,输出指令字节。程序校验时,需要外部上拉电阻。
p1口:p1口是一个具有内部上拉电阻的8 位双向i/o 口,p1 输出缓冲器能驱动4个ttl逻辑电平。对p1 端口写“1”时,内部上拉电阻把端口拉高,此时可以作为输入口使用。作为输入使用时,被外部拉低的引脚由于内部电阻的原因,将输出电流(iil)。
此外,p1.0和p1.2分别作定时器/计数器2的外部计数输入(p1.0/t2)和时器/计数器2 的触发输入(p1.1/t2ex),具体如下表所示。在flash编程和校验时,p1口接收低8位地址字节。
表1 p1.0和p1.1引脚复用功能
引脚号第二功能
p1.0 t2(定时器/计数器t2的外部计数输入),时钟输出
p1.1 t2ex(定时器/计数器t2的捕捉/重载触发信号和方向控制)
p1.5 mosi(在线系统编程用)
p1.6 miso(在线系统编程用)
p1.7 sck(在线系统编程用)
p2口:p2口是一个具有内部上拉电阻的8位双向i/o 口,p2输出缓冲器能驱动4个ttl逻辑电平。对p2端口写“1”时,内部上拉电阻把端口拉高,此时可以作为输入口使用。作为输入使用时,被外部拉低的引脚由于内部电阻的原因,将输出电流(iil)。
在访问外部程序存储器或用16位地址读取外部数据存储器(例如执行movx @dptr)时,p2口送出高八位地址。在这种应用中,p2口使用很强的内部上拉发送1。在使用8位地址(如movx @ri)访问外部数据存储器时,p2口输出p2锁存器的内容。在flash编程和校验时,p2口也接收高8位地址字节和一些控制信号。
p3口:p3口是一个具有内部上拉电阻的8位双向i/o 口,p3输出缓冲器能驱动4个ttl逻辑电平。对p3端口写“1”时,内部上拉电阻把端口拉高,此时可以作为输入口使用。作为输入使用时,被外部拉低的引脚由于内部电阻的原因,将输出电流(iil)。p3口亦作为stc89c52特殊功能(第二功能)使用,如下表所示。在flash编程和校验时,p3口也接收一些控制信号。
p3口除作为一般i/o口外,还有其他一些复用功能:
表2 p3口引脚复用功能
rst——复位输入。当振荡器工作时,rst引脚出现两个机器周期以上高电平将是单片机复位。
ale/prog——当访问外部程序存储器或数据存储器时,ale(地址锁存允许)输出脉冲用于锁存地址的低8位字节。一般情况下,ale仍以时钟振荡频率的1/6输出固定的脉冲信号,因此它可对外输出时钟或用于定时目的。要注意的是:每当访问外部数据存储器时将跳过一个ale脉冲。
对flash存储器编程期间,该引脚还用于输入编程脉冲(prog)。
如有必要,可通过对特殊功能寄存器(sfr)区中的8eh单元的d0位置位,可禁止ale操作。该位置位后,只有一条movx和movc指令才能将ale激活。此外,该引脚会被微弱拉高,单片机执行外部程序时,应设置ale禁止位无效。
psen——程序储存允许(psen)输出是外部程序存储器的读选通信号,当stc89c52由外部程序存储器取指令(或数据)时,每个机器周期两次psen有效,即输出两个脉冲,在此期间,当访问外部数据存储器,将跳过两次psen信号。
ea/vpp——外部访问允许,欲使cpu仅访问外部程序存储器(地址为0000h-ffffh),ea端必须保持低电平(接地)。需注意的是:如果加密位lb1被编程,复位时内部会锁存ea端状态。如ea端为高电平(接vcc端),cpu则执行内部程序存储器的指令。flash存储器编程时,该引脚加上+12v的编程允许电源vpp,当然这必须是该器件是使用12v编程电压vpp。

5G网络是如何提高位置感知能力的?
为什么要提升芯片良率?良率为什么难提升?
Intel最弱鸡的CPU跑分!堪比AMD推土机
食品重金属快检仪的功能特点有哪些
小米10至尊纪念版采用超出HDR10标准的豪华配置方案
stc89c52引脚图及引脚功能说明
深度解析大众EA211发动机涡轮
现在干水产还来得及,水产养殖环境远程监控系统解决方案
如何找到一种可以重新利用人工智能对抗冠状病毒的药物
电动汽车 | 浅析车载动力电池 大功率快充不是EV的万能药
如何使用N76E003微控制器执行串行通信
SF16A18国产路由器芯片打破了国外无线路由芯片垄断局面
如何才能判断三极管的管型及管脚口诀详细分析
用于联网汽车的氢燃料电池与电池
揭秘长安马自达南京工厂
PCB设计软件比较
牛人总结的开关电源电路图
使用单片 EMI 滤波器滤除拥挤环境中的共模噪声
专用5G网络如何塑造企业解决方案的未来
freeRTOS中空闲任务的作用