作者:clive max maxfield
编者按:
最佳处理解决方案常常是由risc、cisc、图形处理器与fpga的组合提供,或由fpga单独提供,或以硬处理器内核作为部分结构的fpga提供。然而,许多设计人员不熟悉fpga的功能、其发展脉络以及如何使用 fpga。
现场可编程门阵列 (fpga) 具有诸多特性,无论是单独使用,抑或采用多样化架构,皆可作为宝贵的计算资产;但是许多设计人员并不熟悉fpga,也不清楚如何将这类器件整合到设计中。
解决办法之一是深入研究主要供应商提供的fpga架构及相关工具。本文将介绍microchip technology的产品系列。
高级fpga选型概览
市场上有许多不同类型的fpga,每种类型都有不同的功能和特性组合。可编程结构是所有fpga的核心,它以可编程逻辑块阵列的形式呈现,也称为逻辑元件 (le)(图1a)。fpga结构可进一步扩展,以包括sram块(称为块ram (bram))、锁相环 (pll) 和时钟管理器之类的东西(图1b)。此外,还可以添加数字信号处理 (dsp) 块(称为dsp切片)和高速串行器/解串器 (serdes)(图1c)。
图1:最简单的fpga仅包含可编程结构和可配置通用io (gpio) (a);不同架构是在此基本结构上增加其他元件而形成:sram块、pll和时钟管理器 (b);dsp块和serdes接口 (c);以及硬处理器内核和外设 (d)。(图片来源:max maxfield)
外设接口功能(如can、i2c、spi、uart和usb)可以作为可编程结构中的软内核来实现,但许多fpga将其作为硬内核在硅片中实现。同样,微处理器也可以实现为可编程结构中的软内核,或作为硬内核在硅片中实现(图1d)。具有硬处理器内核的fpga称为片上系统 (soc) fpga。不同fpga针对不同的市场和应用提供不同的功能、特性和容量集合。
fpga供应商有很多,包括altera(被intel收购)、atmel(被microchip technology收购)、lattice semiconductor、microsemi(也被microchip technology收购)和xilinx。
所有这些供应商都提供多个fpga系列;有的提供soc fpga,有的则针对航天等高辐射环境提供耐辐射器件。由于产品系列众多,每个系列提供不同的资源,因此为眼前的任务选择最佳器件可能很棘手。
microchip technology的fpga概览
microchip technology的fpga产品范围覆盖中低端,以具有优异可靠性的低功耗、高安全性器件为主。microchip的fpga广泛部署于有线和无线通信、国防和航空、工业嵌入式应用,拥有强大的dsp和存储器资源,并在硬件加速、人工智能、图像处理、边缘计算等应用中展示出了一定价值。
microchip推出了三个主要fpga系列:
• igloo®2 fpga:具有大量资源的低密度器件
• smartfusion®2 soc fpga:具有大量资源和32位硬处理器内核的低密度器件
• polarfire™ fpga 和 soc fpga:成本经过优化的高性能器件,并采用28纳米 (nm) 工艺技术实现
所有fpga都有配置单元,它们决定了每个可编程逻辑块的功能,以及逻辑块彼此之间和逻辑块与外部的连接方式。这些单元还可用于配置gpio的接口标准、输入阻抗、输出压摆率等。
有些fpga使用基于sram的配置单元,但这些是易失性存储器,当系统断电时,其内容会丢失。而且,当系统上电时,必须从外部来源(通常是闪存器件)加载配置数据。这些fpga需要花费非常长的时间来完成上电和使用前的准备工作。
有些fpga使用片上闪存来存储配置数据,但仍有基于sram的配置单元。在这种情况下,当上电时,片上控制器将配置数据从闪存配置存储器复制到sram配置单元。这些fpga的上电速度比纯sram产品要快。
microchip的igloo2 fpga和smartfusion2 soc fpga采用不同的机制,片上配置存储器和片上配置单元均采用闪存技术实现。在polarfire器件中,配置单元基于硅氧化氮氧化硅 (sonos) 非易失性存储器 (nvm) 技术,可以将其视为“类似闪存,但更好”。
由于配置数据存储在非易失性闪存(或sonos)单元中,因此microchip的fpga和soc fpga可以“即时启动”。也就是说,它们的上电速度比任何其他类型的fpga都要快。这些器件也包含闪存配置存储器的原因是,在将新配置加载到此配置中的同时,fpga可以使用其配置单元中的现有配置继续运行。一旦新配置下载完成并得到了验证(配置可以加密并附带循环冗余校验 (crc)),便可将器件置于安全状态,同时使用配置存储器中存储的新配置覆盖配置单元中存储的原始配置。
传统器件:igloo2 fpga
igloo2是出色的综合型中低端fpga。许多设计人员认为这些器件是“传统”fpga器件。这些闪存fpga器件非常适合执行通用功能,例如千兆位以太网或双pci express控制平面、桥接功能、输入/输出 (i/o) 扩展和转换、视频和图像处理、系统管理以及安全连接。应用范围非常广泛,包括通信、工业、医疗、国防和航空。
图2:igloo2 fpga非常适合执行通用功能,例如千兆位以太网或双pci express控制平面、桥接功能、i/o扩展和转换、视频和图像处理、系统管理以及安全连接。(图片来源:microchip technology)
igloo2 fpga提供5,000至150,000个le(逻辑单元),具有高性能存储子系统、高达512kb 的嵌入式闪存、2 x 32kb的嵌入式静态随机存取存储器 (sram)、两个直接存储器访问 (dma) 引擎以及两个双倍数据速率 (ddr) 控制器。这些器件还有多达16个收发器通道、集成dsp处理器块和抗/耐单粒子翻转 (seu) 的存储器。为了安全起见,器件进行了差分功率分析 (dpa) 加固,并使用aes256和sha256加密以及按需nvm数据完整性检查。
igloo2器件的典型例子是m2gl025-fgg484i,它有27,696个le、1,130,496位ram和267 个i/o。为使设计人员能够研究和试验igloo2 fpga系列的特性,microchip还推出了相应的igloo2评估套件m2gl-eval-kit(图3)。
图3:m2gl-eval-kit是用于igloo2的评估套件,功能集成度高,具有低功耗、高可靠性、高级安全性等特性。(图片来源:microchip technology)
m2gl-eval-kit有助于轻松开发嵌入式应用,涉及电机控制、系统管理、工业自动化和高速串行i/o应用、pci express和千兆位以太网。该套件具有很高的功能集成度,并提供低功耗、高可靠性、高级安全性等特性。该板也采用小巧尺寸、兼容pcie的结构,开发人员利用任何带有pcie槽的台式pc或笔记本电脑即可进行原型设计。
入门级soc:smartfusion2 soc fpga
smartfusion2 soc fpga基于igloo2器件的传统可编程结构,并增加了32位硬处理器核。由于该处理器是arm® cortex®系列的主打产品,因此smartfusion2系列为进入soc fpga世界提供了一个很好的切入点。
这些soc fpga提供5,000至150,000个le和一个166兆赫兹 (mhz) arm cortex-m3处理器,并且包括嵌入式跟踪宏单元 (etm) 和指令缓存并带有片上esram与嵌入式nvm (envm);还包括完整的微控制器子系统,并且配有can、tse、usb等丰富的外设。
图4:smartfusion2 soc fpga提供5,000至150,000个le和一个166mhz arm cortex-m3处理器,并且包括etm和指令缓存并带有片上esram与envm;还包括完整的微控制器子系统,并且配有can、tse、usb等丰富的外设。(图片来源:microchip technology)
这些闪存soc fpga器件非常适合执行通用功能,例如千兆位以太网或双pci express控制平面、桥接功能、i/o扩展和转换、视频和图像处理、系统管理以及安全连接。应用范围同样很广,包括通信、工业、医疗、国防和航空。
smartfusion2器件的典型例子是m2s025-fcsg325i,它有25,000个le、256kb闪存、64kb ram和一个166mhz 32位arm cortex-m3处理器子系统。为使设计人员能够研究和试验smartfusion2 soc fpga系列的特性,microchip还推出了相应的smartfusion2创客开发板m2s010-mkr-kit(图5)。
图5:smartfusion2创客开发板是用于smartfusion2 soc fpga的低成本评估套件,它将arm cortex-m3处理器与基于闪存的fpga结构结合在一个芯片上,另有许多由soc用户惯常使用的外设,例如ram和dsp块。(图片来源:microchip technology)
低成本smartfusion2创客开发板由digi-key electronics独家销售,为设计人员使用smartfusion2系列提供了便利。这一特别的设备提供了一个基于闪存的fpga架构,具有12,000个le、一个32位166mhz arm cortex-m3处理器、dsp块、sram、envm和gpio接口,所有元件全都集成在单个芯片上。
smartfusion2创客开发板附加了以太网接口、环境光传感器、spi闪存、八个用户led和两个用户按钮。该板还有两个无载但已布局好的连接,支持esp32和esp8266wi-fi/蓝牙模块(不包括在内)。它支持通过usb端口进行jtag编程、uart通信和为电路板供电。此外,该板还有spi闪存、50mhz时钟源和microchip的vsc8541物理层 (phy),后者支持100mbps或1gbps以太网。
高性价比器件:polarfire fpga和soc fpga
polarfire fpga是成本经过优化且采用28nm工艺技术实现的高性能器件。这些器件提供中等密度,但功耗最低,并具有高度的安全性和可靠性。
该产品系列涵盖100,000到500,000个le,具有12.7gb收发器,设计功耗最多比同类中端fpga低50%。这些器件非常适合有线接入网络和蜂窝基础设施、国防和商业航空航天市场以及工业自动化和物联网市场中的广泛应用。
图6:polarfire fpga具有100,000到500,000个le和12.7gb收发器,设计功耗最多比同类中端fpga低50%。(图片来源:microchip technology)
polarfire fpga的总功耗比同类fpga降低多达50%的主要原因是,片上配置存储器和片上配置单元均采用nvm技术。这使得配置单元之间的漏电流非常低。另外,这也意味着这些器件在上电时也能真正地“即时启动”,从而不会产生浪涌电流,配置电流也为零。
网络安全是网络边缘互连器件的首要考虑因素,因此对于开发人员而言,仅满足设计的功能要求是不够的,还要确保安全。安全性始于芯片制造,并一直持续到系统部署和运行。microchip推出的polarfire fpga是业界最先进的安全可编程fpga。
许多针对复杂电子设备的应用在设计中都有一定程度的安全要求。polarfire fpga专为高可靠性、高可用性的安全和任务关键型系统而设计,适用于工业、航空、军事、通信等应用。polarfire 之所以适合这些应用,是因为具有如下特性:
• 零失效率 (fit) fpga配置
• 抗seu存储器
• 具有单错误纠正、双错误检测 (secded) 功能的存储控制器
• 内置自检
• 无需外部配置器件
polarfire器件的典型例子是mpf100t-fcsg325i,它有109,000个le、7,782,400位ram和170个i/o。为使设计人员能够研究和试验polarfire fpga系列的特性,microchip还推出了相应的polarfire fpga评估套件mpf300-eval-kit(图7)。
图7:为使设计人员能够研究和试验polarfire fpga系列的特性,microchip还推出了相应的mpf300-eval-kit fpga评估套件。(图片来源:microchip technology)
mpf300-eval-kit可针对各类应用提供高性能评估。它非常适合用于高速收发器评估、10gb以太网、ieee1588、jesd204b、synce、cpri以及其他应用。套件连接包括高引脚数 (hpc) fpga夹层卡 (fmc)、大量sma、pcie、双千兆位以太网rj45、sfp+和usb。polarfire fpga具有300,000个le、ddr4、ddr3和spi闪存,可用于开发广泛的高性能设计。
polarfire产品线仍在进一步发展。在撰写本文时,microchip technology披露了有关即将推出的polarfire soc fpga系列的详细信息。该系列将拥有经过强化且支持linux、基于开源64位risc-v的实时微处理器子系统。
使用microchip technology的fpga进行设计与开发
最常用的fpga开发技术之一是语言驱动设计 (ldd)。这涉及使用verilog、vhdl或systemverilog等硬件描述语言 (hdl),在抽象级别(即寄存器传送级 (rtl))上捕获设计意图。通过逻辑仿真进行验证之后,该表达式将连同目标fpga类型、引脚分配和时序约束(例如最大输入到输出延迟)等其他信息一并传输至合成引擎。合成引擎输出配置文件,对于microchip fpga或soc fpga,配置文件直接加载到fpga中,而对基于sram的器件而言,配置文件则是加载到外部存储器件中(图6)。
图8:通过逻辑仿真进行验证之后,rtl设计描述将与fpga类型、引脚分配和时序约束等其他设计细节一并传输至合成引擎。合成引擎输出的配置文件直接加载到fpga中。(图片来源:max maxfield)
microchip的libero soc设计套件属于此类工具。该软件提供了一套全面的易学易用的集成开发工具,支持使用microchip的igloo2和polarfire fpga以及smartfusion2和polarfire soc fpga进行设计。该套件将行业标准synopsys synplify pro综合、mentor graphics的modelsim仿真与约束管理、编程和调试工具、安全生产编程支持集成在一起。
除了使用verilog、vhdl或systemverilog以文本格式捕获设计之外,该套件还包含图形输入功能,可以将系统定义为连接块的层次结构,较低级的块以用户定义的hdl或第三方ip表示。
另外,还有system builder,它是一种易于使用的设计工具,可引导用户解决一系列高级问题来定义目标系统。system builder首先询问有关目标系统架构的问题,然后添加需要在可编程结构中作为软内核实现的所有其他外设,最后创建一个“设计即正确”的完整系统。
最后但并非最不重要的一点是softconsole集成开发环境 (ide);对于microchip的fpga和soc fpga中实例化的32位软处理器,以及smartfusion2和polarfire soc fpga中的32位和64位硬处理器内核来说,该ide有利于快速开发裸机和基于rtos的c/c++软件。
总结
最佳处理设计解决方案常常是由处理器与fpga的组合提供,或由fpga单独提供,或以硬处理器内核作为部分结构的fpga提供。作为一项技术,fpga多年来发展迅速,能够满足灵活性、处理速度、功耗等多方面的设计需求,非常适合智能接口、机器视觉和ai等众多应用。
如本文所述,microchip technology的fpga和soc fpga产品范围覆盖中低端,以具有优异可靠性的低功耗、高安全性器件为主。这些fpga具有强大的信号处理和存储器资源,是在通信、工业、军事、航空等行业中开发硬件加速、人工智能、图像处理、边缘计算等应用的出色平台。
c++值deque容器
【服务器数据恢复】EMC Unity存储数据恢复案例
汇总在事件抽取方向的相关厂商调研结果
华为P30ProDxOMark成绩公布 后置相机排行榜第一名
爱立信与中国移动携手在5G商用网络中完成与多款商用RedCap芯片模组的互操作验证
解读Microchip Technology的FPGA进行设计与开发
Littelfuse公司宣布推出SJ系列高温SCR(硅控整流器)开关型晶闸管
钽电容的命名详细介绍
机器视觉检测:表面检测常见缺陷有哪些
磁悬浮输送系统优势(四)绝对位置免回零,结构简单,节省空间
射频隐身技术是什么 射频隐身核心技术分类有哪些
Microchip PIC单片机12864汉字液晶模块显示文字
TCL V8全场景AI电视将成为未来语音交互的引领者
大众e-up电动汽车系统结构原理分析
LC低通滤波器的截止频率是怎么推导出来的?公式是什么?
高压隔离开关投运前的绝缘套管故障试验分析
基于FRAM实现低成本“通用”智能表计方案
电动汽车常用的驱动系统介绍
三星 Galaxy S9/S9+ 评测:无愧机皇之名
小米6售价公布: 三个版本/2499起 将性价比进行到底