您在测试adc的snr时,您可能会连接一个低抖动时钟器件到转换器的时钟输入引脚,并施加一个适度低噪的输入信号。如果您并未从您的转换器获得snr产品说明书标称性能,则说明存在一些噪声误差源。如果您确信您拥有低噪声输入信号和一种较好的布局,则您的输入信号频率以及来自您时钟器件抖动的组合可能就是问题所在。您会发现“低抖动”时钟器件适合于大多数adc应用。但是,如果adc的输入频率信号和转换器的snr较高,则您可能就需要改善您的时钟电路。
低抖动时钟器件充其量有宣称的1微微秒抖动规范,或者您也可以从一个fpga生成同样较差的时钟信号。这会使得高速adc产生snr误差问题包括adc量化噪声、差分非线性(dnl)效应、有效转换器内部输入噪声和抖动。利用方程式1中的公式,您可以确定抖动是否有问题,公式给出了外部时钟和纯adc抖动产生的adc snr误差。
方程式1
在该方程式中,fin为转换器的输入信号频率。另外,tjitter-total为时钟信号和adc时钟输入电路的rms抖动。请注意,fin并非时钟频率(fclk)。外部时钟器件到adc的1微微秒抖动适合于一些而不是所有高速adc应用,如图1所示。
图1:抖动产生的snr为输入信号的函数。
方程式1让您能够计算出特定adc的要求时钟抖动估计值。例如,一个70db snr的adc,输入信号为100mhz,您可以计算得到tjitter_total的值为503微微秒。如果输入adc孔径抖动为150微微秒,则由方程式2可得到一个较高的外部时钟抖动要求估计值。
方程式2
在方程式2中,tjitter-clk为注入adc时钟的抖动,而tjitter-adc为adc的孔径抖动、时钟振幅和斜率。继续我们的估算,我们让tjitter-adc只与adc的150微微秒内部抖动相等,并忽略时钟振幅和斜率的影响。利用方程式2,tjitter-clk的高估值为480微微秒。
在本文中,我们只初步研究了改善高速adc时钟信号背后存在的一些问题。我们需要更多地关注时钟振幅和斜率,因为它们影响系统抖动。另外,我们还需要知道如何实施低抖动时钟电路的硬件部分。
在本文介绍的第二种时钟设计之中,您需要认真关注几件事情。时钟抖动在adc输入频率和实际时钟抖动方面影响adc的snr性能。另外,不要总是相信时钟器件厂商!在您转向产品以前,请使用adc厂商提供的评估板来测试您的时钟源。
为什么知名品牌生产厂家的安全缆绳锁价格会偏高些
华为麒麟1020加入5nm工艺制程,其性能将提升50%
三星3nm芯片量产 2nm芯片还远吗
浅谈3D打印ABS耗材的优缺点
Redis混合存储产品与架构介绍
改善高速ADC时钟信号的方法
华为进军Windows 10 on ARM生态有什么优势
什么是大陆行货手机
Windows IIS搭建webdav服务实现公网文件共享内网穿透
阿里巴巴、浙江大学、中国盲文图书馆发起“读光计划”,为视障人群创造数字生存环境
磁场传感器的定义、分类及应用
确保信号完整性的电路板设计准则
涡轮流量计在安装的时候需要哪些注意事项
沃达丰即将成为欧洲最大的移动宽带和电视服务提供商
全面揭晓Meteor Lake关键技术
微软Azure Stack混合云打进中国市场,于2018年上半年正式商
2018年全国无线电管理将适时发放5G系统频率使用许可
关于嵌入式安全的相关理解与分析
深度解析工业交换机与工业自动化的紧密关系
小米自主处理器松果会像海思麒麟一样成功吗?