1.关于等长
第一次听到“绕等长工程师”这个称号的时候,我和我的小伙伴们都惊呆了。每次在研讨会提起这个名词,很多人也都是会心一笑。
不知道从什么时候起,绕等长成了一种时尚,也成了pcb设计工程师心中挥不去的痛。需要等长设计的总线越来越多,等长的规则越来越严格。5mil已经不能满足大家的目标了,精益求精的工程师们开始挑战1mil,0.5mil……还听过100%等长,没有误差的要求。
为什么我们这么喜欢等长?打开pcb设计文件,如果没有看到精心设计的等长线,大家心中第一反应应该是鄙视,居然连等长都没做。也有过在赛格买主板或者显卡的经验,拿起板子先看看电容的设计,然后再看看绕线,如果没有绕线或者绕线设计不美观,直接就pass换另一个牌子。或许在我们的心中,等长做的好,是优秀pcb设计的一个体现。
做过一个非正规的统计(不过一博每年上万款pcb设计,我们的采样基本上也可以算做大数据了),稍微复杂一点的高速板子,绕等长要占据总设计时间的20%~30%。如果等长规则更严格,或者流程控制不好,做了等长之后再反复修改,这个时间还会更多。
2.那些年,我们一起绕过的等长
培训的时候,我们经常会玩一个游戏,游戏的名字叫做:那些年,我们一起绕过的等长……
说到等长要求,先说说什么是“裕量”哈。“裕量”是设计时保留的安全间距,百度百科的解释更简单:多出来一部分,就称之为裕量。到底要多多少,什么才是安全,那就见仁见智了。每个人的安全感不同,对“裕量”的定义就不一样。但是在时序设计的时候,有一个现象比较普遍,那就是裕量层层放大,比如产品经理可能要求等长范围是±100mil,项目经理可能就会更严格到±50mil,然后到具体的实施工程师,可能就变成±5mil了。碰到一些“安全感”不足的工程师,那就恨不得是完全等长,没有偏差。
所以,后面的讨论里面,我们不会太多纠结在等长到底是10mil还是±5mil,我们集中精力来看看哪些等长是没有必要的,哪些等长反而破坏了系统的时序设计要求。
自制一套性能优越的家庭AV组合upc189+tda381+t
华为p10发布会进行时,不忘初心不用曲面依旧平面,p10plus采用2k屏
三分钟带你玩转电池放电测试
BGO747光纤接收放大器模块的性能及引脚功能分析
步进电机在复印机中的应用
PCB设计工程师浅谈绕等长的概念
iphone8什么时候上市?iphone8最新消息:三星S9正式曝光:顶级配置 iPhone8头号劲敌
一文读懂通信串口(物理接口)1
【比特熊充电栈】Azure OpenAI 守护大模型数据与安全!
志高电磁炉检修方法
三大运营商5G套餐降价,中国移动7折活动价拿下
克莱斯勒的智能电源模块终端测试系统方案
物联网安全性难度加大,芯片制程加紧防护
云原生存储和云存储有什么区别?
用运放皇作功率放大器电路图
《振南电子STM32视频教程》第十讲:单总线
联发科技携手中兴通讯完成NB-IoT R14商用验证
低损耗高效率高耐压,荣湃Pai8131性能解析
网友晒Galaxy Z Flip最佳玩法 呈90度折叠躺在沙发上看视频
2020人工智能开发者大会:腾讯云小微对话机器人再次亮眼