max3420e包含实现usb 2.0全速usb外设所需的数字逻辑电路和模拟电路。全速收发器具有±15kv esd保护和可编程的usb连接和断开特性。内部的串行接口引擎(sie)负责处理底层usb协议,如错误校验和总线重试。通过工作频率高达26mhz的spi™接口访问寄存器组,可对max3420e进行控制。利用简易的3线或4线spi接口,可为任何spi主机(微处理器、asic和dsp等)增添usb功能。
内部电平转换器允许spi接口工作在1.71v至3.6v的系统电压。在max3420e内部执行usb定时操作,并在操作完成后提供中断,因此,spi主机无需定时器来满足usb定时要求。max3420e包括4路通用输入及输出,因此所有采用i/o引脚实现spi接口的微处理器都能再次利用i/o引脚,并获得额外的引脚。
max3420e工作在扩展级-40°c至+85°c温度范围,采用32引脚lqfp封装(7mm x 7mm)和节省空间的24引脚tqfn封装(4mm x 4mm)。
关键特性
独立于微处理器的usb解决方案
符合usb 2.0规范(全速工作模式)
内置全速usb收发器
固件/硬件控制内部d+上拉电阻
可编程的3线或4线26mhz spi接口
电平转换器和vl输入可实现独立的系统接口电压
内部比较器检测vbus,用于自供电应用
d+、d-和vbcomp具有esd保护功能
中断输出引脚(电平或可编程边沿),可实现轮询或中断驱动的spi接口
智能usb串行接口引擎(sie)
自动处理usb流量控制和双缓冲
处理底层usb信令
包含定时器,可用于usb定时操作,因此spi主机无需定时
内置端点fifo
ep0:control (64字节)
ep1:out,bulk或interrupt,2 x 64字节(双缓冲)
ep2:in,bulk或interrupt,2 x 64字节(双缓冲)
ep3:in,bulk或interrupt (64字节)
双缓冲数据端点允许spi主机和usb在同一端点上同时传输数据,从而提高了吞吐量
setup数据具有自身的8字节fifo,简化了固件
4路通用输入和4路通用输出
可节省空间的lqfp和tqfn封装
断路器在电源电路中的作用都有哪些
未来人工智能会取代人类吗
NCV8402ADDR2G双路MOS管的特性及应用
5G基站要顺利的进入居民小区必须先消除辐射恐惧
CS5366电路原理图|2LAN带PD拓展坞方案|单芯片type-C转HMID+PD+U3拓展坞方案|
MAX3420E USB外设控制器,SPI接口
中国电源管理IC市场扩张,2012年有望达到47亿美元
共模电容:又一款EMC滤波神器?
高通5G基带不断驱动行业应用 5G精彩体验刚刚开始
世上最大圆柱形锂电池在研制成功
环境监控云平台,扬尘监测仪实现实时数据查询
如果模拟技术被弃用了会有什么影响
陀螺仪导航
华为手机全面升级安卓7.0:解决卡顿问题
单电源的优缺点 为什么我们在实际设计中会选择单电源系统呢?
浅析声学滤波器市场格局及国内外主要厂商
workflow:适合C++开发者进阶的开源项目
基于MST717C显示驱动芯片实现车载多媒体显示终端的设计
GaN这种新型的半导体材料彻底引爆了全球功率器件的革新
亚马逊云科技助力念力科技打造云游戏解决方案服务全球游戏开发者