设计dsp常见的问题集
二.dsp的c语言同主机c语言的主要区别?
1)dsp的c语言是标准的ansi c,它不包括同外设联系的扩展部分,如屏幕绘图等。但在ccs中,为了方便调试,可以将数据通过prinf命令虚拟输出到主机的屏幕上。
2)dsp的c语言的编译过程为,c编译为asm,再由asm编译为obj。因此c和asm的对应关系非常明确,非常便于人工优化。
3)dsp的代码需要绝对定位;主机的c的代码有操作系统定位。
4)dsp的c的效率较高,非常适合于嵌入系统。
三.dsp发展动态
1.tms320c2000 tms320c2000系列包括c24x和c28x系列。c24x系列建议使用lf24xx系列替代c24x系列,lf24xx系列的价格比c24x便宜,性能高于c24x,而且lf24xxa具有加密功能。 c28x系列主要用于大存储设备管理,高性能的控制场合。
2.tms320c3x tms320c3x系列包括c3x和vc33,主要推荐使用vc33。c3x系列是ti浮点dsp的基础,不可能停产,但价格不会进一步下调。
3.tms320c5x tms320c5x系列已不推荐使用,建议使用c24x或c5000系列替代。
4.tms320c5000 tms320c5000系列包括c54x和c55x系列。 其中vc54xx还不断有新的器件出现,如:tms320vc5471(dsp+arm7)。 c55x系列是ti的第三代dsp,功耗为vc54xx的1/6,性能为vc54xx的5倍,是一个正在发展的系列。 c5000系列是目前ti dsp的主流dsp,它涵盖了从低档到中高档的应用领域,目前也是用户最多的系列。
5.tms320c6000 tms320c6000系列包括c62xx、c67xx和c64xx。此系列是ti的高档dsp系列。 其中c62xx系列是定点的dsp,系列芯片种类较丰富,是主要的应用系列。 c67xx系列是浮点的dsp,用于需要高速浮点处理的领域。 c64xx系列是新发展,性能是c62xx的10倍。
6.omap系列 是ti专门用于多媒体领域的芯片,它是c55+arm9,性能卓越,非常适合于手持设备、internet终端等多媒体应用。
四.5v/3.3v如何混接?
ti dsp的发展同集成电路的发展一样,新的dsp都是3.3v的,但目前还有许多外围电路是5v的,因此在dsp系统中,经常有5v和3.3v的dsp混接问题。在这些系统中,应注意: 1)dsp输出给5v的电路(如d/a),无需加任何缓冲电路,可以直接连接。 2)dsp输入5v的信号(如a/d),由于输入信号的电压>4v,超过了dsp的电源电压,dsp的外部信号没有保护电路,需要加缓冲,如74lvc245等,将5v信号变换成3.3v的信号。 3)仿真器的jtag口的信号也必须为3.3v,否则有可能损坏dsp。
五.为什么要片内ram大的dsp效率高?
目前dsp发展的片内存储器ram越来越大,要设计高效的dsp系统,就应该选择片内ram较大的dsp。片内ram同片外存储器相比,有以下优点: 1)片内ram的速度较快,可以保证dsp无等待运行。 2)对于c2000/c3x/c5000系列,部分片内存储器可以在一个指令周期内访问两次,使得指令可以更加高效。 3)片内ram运行稳定,不受外部的干扰影响,也不会干扰外部。 4)dsp片内多总线,在访问片内ram时,不会影响其它总线的访问,效率较高。
六.为什么dsp从5v发展成3.3v?
超大规模集成电路的发展从1um,发展到目前的0.1um,芯片的电源电压也随之降低,功耗也随之降低。dsp也同样从5v发展到目前的3.3v,核心电压发展到1v。目前主流的dsp的外围均已发展为3.3v,5v的dsp的价格和功耗都价格,以逐渐被3.3v的dsp取代。
七如何选择dsp的电源芯片?
tms320lf24xx:tps7333qd,5v变3.3v,最大500ma。
tms320vc33: tps73hd318pwp,5v变3.3v和1.8v,最大750ma。
tms320vc54xx:tps73hd318pwp,5v变3.3v和1.8v,最大750ma; tps73hd301pwp,5v变3.3v和可调,最大750ma。
tms320vc55xx:tps73hd301pwp,5v变3.3v和可调,最大750ma。
tms320c6000: pt6931,tps56000,最大3a。
八.软件等待的如何使用?
dsp的指令周期较快,访问慢速存储器或外设时需加入等待。等待分硬件等待和软件等待,每一个系列的等待不完全相同。
1)对于c2000系列: 硬件等待信号为ready,高电平时不等待。 软件等待由wsgr寄存器决定,可以加入最多7个等待。其中程序存储器和数据存储器及i/o可以分别设置。
2)对于c3x系列: 硬件等待信号为/rdy,低电平是不等待。 软件等待由总线控制寄存器中的sww和wtcny决定,可以加入最多7个等待,但等待是不分段的,除了片内之外全空间有效。
3)对于c5000系列: 硬件等待信号为ready,高电平时不等待。 软件等待由swwcr和swwsr寄存器决定,可以加入最多14个等待。其中程序存储器、控制程序存储器和数据存储器及i/o可以分别设置。
4)对于c6000系列(只限于非同步存储器或外设): 硬件等待信号为ardy,高电平时不等待。 软件等待由外部存储器接口控制寄存器决定,总线访问外部存储器或设备的时序可以设置,可以方便的同异步的存储器或外设接口。
九.中断向量为什么要重定位?
为了方便dsp存储器的配置,一般dsp的中断向量可以重新定位,即可以通过设置寄存器放在存储器空间的任何地方。 注意:c2000的中断向量不能重定位。
十.dsp的最高主频能从芯片型号中获得吗?
ti的dsp最高主频可以从芯片的型号中获得,但每一个系列不一定相同。
1)tms320c2000系列:
tms320f206-最高主频20mhz。
tms320c203/c206-最高主频40mhz。
tms320f24x-最高主频20mhz。
tms320lf24xx-最高主频30mhz。
tms320lf24xxa-最高主频40mhz。
tms320lf28xx-最高主频150mhz。
2)tms320c3x系列:
tms320c30:最高主频25mhz。
tms320c31pql80:最高主频40mhz。
tms320c32pcm60:最高主频30mhz。
tms320vc33pge150:最高主频75mhz。
3)tms320c5000系列:
tms320vc54xx:最高主频160mhz。
tms320vc55xx:最高主频300mhz。
4)tms320c6000系列:
tms320c62xx:最高主频300mhz。
tms320c67xx:最高主频230mhz。
tms320c64xx:最高主频720mhz。
十一.dsp可以降频使用吗?
可以,dsp的主频均有一定的工作范围,因此dsp均可以降频使用。
十二.如何选择外部时钟?
dsp的内部指令周期较高,外部晶振的主频不够,因此dsp大多数片内均有pll。但每个系列不尽相同。
1)tms320c2000系列:
tms320c20x:pll可以÷2,×1,×2和×4,因此外部时钟可以为5mhz-40mhz。
tms320f240:pll可以÷2,×1,×1.5,×2,×2.5,×3,×4,×4.5,×5和×9,因此外部时钟可以为2.22mhz-40mhz。
tms320f241/c242/f243:pll可以×4,因此外部时钟为5mhz。 tms320lf24xx:pll可以由rc调节,因此外部时钟为4mhz-20mhz。
tms320lf24xxa:pll可以由rc调节,因此外部时钟为4mhz-20mhz。
2)tms320c3x系列:
tms320c3x:没有pll,因此外部主频为工作频率的2倍。
tms320vc33:pll可以÷2,×1,×5,因此外部主频可以为12mhz-100mhz。
3)tms320c5000系列:
tms320vc54xx:pll可以÷4,÷2,×1-32,因此外部主频可以为0.625mhz-50mhz。
tms320vc55xx:pll可以÷4,÷2,×1-32,因此外部主频可以为6.25mhz-300mhz。
4)tms320c6000系列:
tms320c62xx:pll可以×1,×4,×6,×7,×8,×9,×10和×11,因此外部主频可以为11.8mhz-300mhz。
tms320c67xx:pll可以×1和×4,因此外部主频可以为12.5mhz-230mhz。
tms320c64xx:pll可以×1,×6和×12,因此外部主频可以为30mhz-720mhz
十三.如何选择dsp的外部存储器?
dsp的速度较快,为了保证dsp的运行速度,外部存储器需要具有一定的速度,否则dsp访问外部存储器时需要加入等待周期。
1)对于c2000系列: c2000系列只能同异步的存储器直接相接。 c2000系列的dsp目前的最高速度为150mhz。建议可以用的存储器有:
cy7c199-15:32k×8,15ns,5v;
cy7c1021-12:64k×16,15ns,5v; cy7c1021v33-12:64k×16,15ns,3.3v。
2)对于c3x系列: c3x系列只能同异步的存储器直接相接。 c3x系列的dsp的最高速度,5v的为40mhz,3.3v的为75mhz,为保证dsp无等待运行,分别需要外部存储器的速度<25ns和<12ns。建议可以用的存储器有:
rom: am29f400-70:256k×16,70ns,5v,加入一个等待;
am29lv400-55(sst39vf400):256k×16,55ns,3.3v,加入两个等待(目前没有更快的flash)。
sram: cy7c199-15:32k×8,15ns,5v;
cy7c1021-15:64k×16,15ns,5v;
cy7c1009-15:128k×8,15ns,5v;
cy7c1049-15:512k×8,15ns,5v;
cy7c1021v33-15:64k×16,15ns,3.3v;
cy7c1009v33-15:128k×8,15ns,3.3v;
cy7c1041v33-15:256k×16,15ns,3.3v。
3)对于c54x系列: c54x系列只能同异步的存储器直接相接。 c54x系列的dsp的速度为100mhz或160mhz,为保证dsp无等待运行,需要外部存储器的速度<10ns或<6ns。建议可以用的存储器有:
rom: am29lv400-55(sst39vf400):256k×16,55ns,3.3v,加入5或9个等待(目前没有更快的flash)。
sram: cy7c1021v33-12:64k×16,12ns,3.3v,加入一个等待;
cy7c1009v33-12:128k×8,12ns,3.3v,加入一个等待。
4)对于c55x和c6000系列: ti的dsp中只有c55x和c6000可以同同步的存储器相连,同步存储器可以保证系统的数据交换效率更高。
rom: am29lv400-55(sst39vf400):256k×16,55ns,3.3v。
sdram: hy57v651620btc-10s:64m,10ns。
sbsram: cy7c1329-133ac,64k×32;
cy7c1339-133ac,128k×32。
fifo:cy7c42x5v-10asc,32k/64k×18。
十四.dsp芯片有多大的驱动能力?
dsp的驱动能力较强,可以不加驱动,连接8个以上标准ttl门。
十五.调试tms320c2000系列的常见问题?
1)单步可以运行,连续运行时总回0地址: watchdog没有关,连续运行复位dsp回到0地址。
2)out文件不能load到片内flash中: flash不是ram,不能用简单的写指令写入,需要专门的程序写入。ccs和c source debugger中的load命令,不能对flash写入。 out文件只能load到片内ram,或片外ram中。
3)在flash中如何加入断点: 在flash中可以用单步调试,也可以用硬件断点的方法在flash中加入断点,软件断点是不能加在rom中的。硬件断点,设置存储器的地址,当访问该地址时产生中断。
4)中断向量: c2000的中断向量不可重定位,因此中断向量必须放在0地址开始的flash内。在调试系统时,代码放在ram中,中断向量也必须放在flash内。
十六.调试tms320c3x系列的常见问题?
1)tms320c32的存储器配置: tms320c32的程序存储器可以配置为16位或32位;数据存储器可以配置为8位、16位或32位。
2)tms320vc33的pll控制: tms320vc33的pll控制端只能接1.8v,不能接3.3v或5v。
十七.如何调试多片dsp?
对于有mpsd仿真口的dsp(tms320c30/c31/c32),不能用一套仿真器同时调试,每次只能调试其中的一个dsp; 对于有jtag仿真口的dsp,可以将jtag串接在一起,用一套仿真器同时调试多个dsp,每个dsp可以用不同的名字,在不同的窗口中调试。 注意:如果在jtag和dsp间加入驱动,一定要用快速的门电路,不能使用如ls的慢速门电路。
十八.在dsp系统中为什么要使用cpld?
dsp的速度较快,要求译码的速度也必须较快。利用小规模逻辑器件译码的方式,已不能满足dsp系统的要求。 同时,dsp系统中也经常需要外部快速部件的配合,这些部件往往是专门的电路,有可编程器件实现。 cpld的时序严格,速度较快,可编程性好,非常适合于实现译码和专门电路。
十九.dsp系统构成的常用芯片有哪些?
1)电源: tps73hd3xx,tps7333,tps56100,pt64xx...
2)flash: am29f400,am29lv400,sst39vf400...
3)sram: cy7c1021,cy7c1009,cy7c1049...
4)fif cy7c425,cy7c42x5...
5)dual port: cy7c136,cy7c133,cy7c1342...
6)sbsram: cy7c1329,cy7c1339...
7)sdram: hy57v651620btc...
8)cpld: cy37000系列,cy38000系列,cy39000系列...
9)pci: pci2040,cy7c09449...
10)usb: an21xx,cy7c68xxx...
11)codec:tlv320aic23,tlv320aic10...
12)a/d,d/a:ads7805,tlv2543...
具体资料见www.ti.com,www.cypress.com
二十.什么是boot loader?
dsp的速度尽快,eprom或flash的速度较慢,而dsp片内的ram很快,片外的ram也较快。为了使dsp充分发挥它的能力,必须将程序代码放在ram中运行。为了方便的将代码从rom中搬到ram中,在不带flash的dsp中,ti在出厂时固化了一段程序,在上电后完成从rom或外设将代码搬到用户指定的ram中。此段程序称为boot loader。
二十一.tms320c3x如何boot?
在mc/mp管脚为高时,c3x进入boot状态。c3x的boot loader在reset时,判断外部中断管脚的电平。根据中断配置决定boot的方式为存储器加载还是串口加载,其中rom的地址可以为三个中的一个,rom可以为8位。
二十二.boot有问题如何解决?
1)仔细检查boot的控制字是否正确。
2)仔细检查外部管脚设置是否正确。
3)仔细检查hex文件是否转换正确。
4)用仿真器跟踪boot过程,分析错误原因。
二十三.dsp为什么要初始化?
dsp在reset后,许多的寄存器的初值一般同用户的要求不一致,例如:等待寄存器,sp,中断定位寄存器等,需要通过初始化程序设置为用户要求的数值。 初始化程序的主要作用: 1)设置寄存器初值。 2)建立中断向量表。 3)外围部件初始化。
二十四.dsp有哪些数学库及其它应用软件?
ti公司为了方便客户开发dsp,在它的网站上提供了许多程序的示例和应用程序,如math库,fft,fir/iir等,可以在ti的网页免费下载。
二十五.如何获得dsp专用算法?
ti有许多的third party可以通过dsp上的多种算法软件。可以通过ti的网页搜索你所需的算法,找到通过算法的公司,同相应的公司联系。注意这些算法都是要付费的。
二十六.expressdsp是什么?
expressdsp是一种实时dsp软件技术,它是一种dsp编程的标准,利用它可以加快你开发dsp软件的速度。 以往dsp软件的开发没有任何标准,不同的人写的程序一般无法连接在一起。dsp软件的调试工具也非常不方便。使得dsp软件的开发往往滞后于硬件的开发。 expressdsp集成了ccs(code composer studio)开发平台,dsp bios实时软件平台,dsp算法标准和第三方支持四部分。利用该技术,可以使你的软件调试,软件进程管理,软件的互通及算法的获得,都便的容易。这样就可以加快你的软件开发进程。
1)ccs是expressdsp的基础,因此你必须首先拥有ccs软件。
2)dsp bios是expressdsp的基本平台,你必须学会所有dsp bios。
3)dsp算法标准可以保证你的程序可以方便的同其它利用expressdsp技术的程序连接在一起。同时也保证你的程序的延续性。
二十七.为什么要用dsp?
3g技术和internate的发展,要求处理器的速度越来越高,体积越来越小,dsp的发展正好能满足这一发展的要求。因为,传统的其它处理器都有不同的缺陷。mcu的速度较慢;cpu体积较大,功耗较高;嵌入cpu的成本较高。 dsp的发展,使得在许多速度要求较高,算法较复杂的场合,取代mcu或其它处理器,而成本有可能更低。
二十八.如何选择dsp?
选择dsp可以根据以下几方面决定:
1)速度: dsp速度一般用mips或flops表示,即百万次/秒钟。根据您对处理速度的要求选择适合的器件。一般选择处理速度不要过高,速度高的dsp,系统实现也较困难。
2)精度: dsp芯片分为定点、浮点处理器,对于运算精度要求很高的处理,可选择浮点处理器。定点处理器也可完成浮点运算,但精度和速度会有影响。
3)寻址空间: 不同系列dsp程序、数据、i/o空间大小不一,与普通mcu不同,dsp在一个指令周期内能完成多个操作,所以dsp的指令效率很高,程序空间一般不会有问题,关键是数据空间是否满足。数据空间的大小可以通过dma的帮助,借助程序空间扩大。
4)成本: 一般定点dsp的成本会比浮点dsp的要低,速度也较快。要获得低成本的dsp系统,尽量用定点算法,用定点dsp。
5)实现方便: 浮点dsp的结构实现dsp系统较容易,不用考虑寻址空间的问题,指令对c语言支持的效率也较高。
6)内部部件:根据应用要求,选择具有特殊部件的dsp。如:c2000适合于电机控制;omap适合于多媒体等。
二十九.dsp同mcu相比的特点?
1)dsp的速度比mcu快,主频较高。
2)dsp适合于数据处理,数据处理的指令效率较高。
3)dsp均为16位以上的处理器,不适合于低档的场合。
4)dsp可以同时处理的事件较多,系统级成本有可能较低。
5)dsp的灵活性较好,大多数算法都可以软件实现。
6)dsp的集成度较高,可靠性较好。
三十.dsp同嵌入cpu相比的特点?
1)dsp是单片机,构成系统简单。 2)dsp的速度快。 3)dsp的成本较低。 4)dsp的性能高,可以处理较多的任务。
三十一.如何编写c2000片内flash?
dsp中的flash的编写方法有三中:
1.通过仿真器编写:在我们的网页上有相关的软件,在销售仿真器时我们也提供相关软件。其中lf240x的编写可以在ccs中加入一个插件,f24x的编写需要在windows98下的dos窗中进行。具体步骤见软件中的readme。有几点需要注意: a.必须为mc方式; b.f206的工作频率必须为20mhz; c.f240需要根据pll修改c240_cfg.i文件。建议外部时钟为20mhz。 d.lf240x也需要根据pll修改文件。 d.如果编写有问题,可以用bflwx.bat修复。
2.提供串口编写:ti的网页上有相关软件。注意只能编写一次,因为编写程序会破坏串口通信程序。
3.在你的程序中编写:ti的网页上有相关资料。
三十二.如何编写dsp外部的flash?
dsp的外部flash编写方法:
1.通过编程器编写:将out文件通过hex转换程序转换为编程器可以接受的格式,再由编程器编写。
2.通过dsp软件编写:您需要根据flash的说明,编写flash的编写程序,将应用程序和编写flash的程序分别load到ram中,运行编写程序编写。
三十三.对于c5000,大于48k的程序如何boot?
对于c5000,片内的boot程序在上电后将数据区的内容,搬移到程序区的ram中,因此flash必须在reset后放在数据区。由于c5000,数据区的空间有限,一次boot的程序不能对于48k。解决的方法如下:
1.在reset后,将flash译码在数据区,ram放在程序区,片内boot程序将程序boot到ram中。
2.用户初试化程序发出一个i/o命令(如xf),将flash译码到程序区的高地址。开放数据区用于其它的ram。
3.用户初试化程序中包括第二次boot程序(此程序必须用户自己编写),将flash中没有boot的其它代码搬移到ram中。
4.开始运行用户处理程序。
三十四.dsp外接存储器的控制方式
对于一般的存储器具有rd、wr和cs等控制信号,许多dsp(c3x、c5000)都没有控制信号直接连接存储器,一般采用的方式如下:
1.cs有地址线和ps、ds或strb译码产生;
2./rd=/strb+/r/w; 3./wr=/strb+r/w。
三十五.gel文件的功能?
gel文件的功能同emuinit.cmd的功能基本相同,用于初始化dsp。但它的功能比emuinit的功能有所增强,gel在ccs下有一个菜单,可以根据dsp的对象不同,设置不同的初始化程序。以tms320lf2407为例:
#define scsr1 0x7018 ;定义scsr1寄存器
#define scsr2 0x7019 ;定义scsr2寄存器
#define wdkey 0x7025 ;定义wdkey寄存器
#define wdntr 0x7029 ;定义wdntr寄存器
startup() ; 开始函数
{
gel_mapreset(); ; 存储空间复位 gel_mapadd(0x0000,0,0x7fff,1,1); 定义程序空间从0000-7fff 可读写
gel_mapadd(0x8000,0,0x7000,1,1); 定义程序空间从8000-f000 可读写
gel_mapadd(0x0000,1,0x10000,1,1); 定义数据空间从0000-10000可读写
gel_mapadd(0xffff,2,1,1,1); 定义i/o 空间0xffff可读写
gel_mapon(); 存储空间打开
gel_memoryfill(0xffff,2,1,0x40); 在i/o空间添入数值40h
*(int *)scsr1=0x0200; 给scsr1寄存器赋值
*(int *)scsr2=0x000c; 给scsr2寄存器赋值,在这里可以进行mp/mc方式的转换
*(int *)wdntr=0x006f; 给wdntr寄存器赋值
*(int *)wdkey=0x055; 给wdkey寄存器赋值
*(int *)wdkey=0x0aa; 给wdkey寄存器赋值
}
三十六.使用ti公司模拟器件与dsp结合使用的好处。
1)在使用ti公司的dsp的同时,使用ti公司的模拟可以和dsp进行无缝连接。器件与器件之间不需要任何的连接或转接器件。这样即减少了板卡的尺寸,也降低了开发难度。
2)同为ti公司的产品,很多器件可以固定搭配使用。少了器件选型的烦恼
3)ti在ccs中提供插件,可以用于dsp和模拟器件的开发,非常方便。
三十七.c语言中可以嵌套汇编语言?
可以。在ansi c标准中的标准用法就是用c语言编写主程序,用汇编语言编写子程序,中断服务程序,一些算法,然后用c语言调用这些汇编程序,这样效率会相对比较高
三十八.在定点dsp系统中可否实现浮点运算?
当然可以,因为dsp都可以用c,只要是可以使用c语言的场合都可以实现浮点运算。
三十九.jtag头的使用会遇到哪些情况?
1)dsp的clkout没有输出,工作不正常。
2)emu0,emu1需要上拉。
3)tck的频率应该为10m。
4)在3.3v dsp中,pd脚为3.3v 供电,但是仿真器上需要5v电压供电,所以pp仿真器盒上需要单独供电。
4)仿真多片dsp。在使用菊花链的时候,第一片dsp的tdo接到第二片dsp的tdi即可。注意当串联dsp比较多的时候,信号线要适当的增加驱动。
四十.include头文件(.h)的主要作用
头文件,一般用于定义程序中的函数、参数、变量和一些宏单元,同库函数配合使用。因此,在使用库时,必须用相应的头文件说明。
四十一.dsp中断向量的位置
1)2000系列dsp的中断向量只能从0000h处开始。所以在我们调试程序的时候,要把dsp选择为mp(微处理器方式),把片内的flash屏蔽掉,免去每次更改程序都要重新烧写flash工作。
2)3x系列dsp的中断向量也只能在固定的地址。
3)5000,6000系列dsp的中断向量可以重新定位。但是它只能被重新定位到page0范围内的任何空间。
四十二.有源晶振与晶体的区别,应用范围及用法
1)晶体需要用dsp片内的振荡器,在datasheet上有建议的连接方法。晶体没有电压的问题,可以适应于任何dsp,建议用晶体。
2)有源晶振不需要dsp的内部振荡器,信号比较稳定。有源晶振用法:一脚悬空,二脚接地,三脚接输出,四脚接电压。
四十三.程序经常跑飞的原因
1)程序没有结尾或不是循环的程序。
2)nmi管脚没有上拉。
3)在看门狗动作的时候程序会经常跑飞。
4)程序编制不当也会引起程序跑飞。
5)硬件系统有问题。
四十四.并行flash引导的一点经验
最近bbs上关于flash和boot的讨论很活跃,我也多次来此请教。前几天自制的dsp板引导成功,早就打算写写这方面的东西。我用的dsp是5416,以其为核心,做了一个相对独立的子系统(硬件、软件、算法),目前都已基本做好。 下面把在flash引导方面做的工作向大家汇报一下,希望能对大家有所帮助。本人经验和文笔都有限,写的不好请大家谅解。
硬件环境:
dsp:tms320vc5416pge160
flash:sst39vf400a-70-4c-ek 都是贴片的,flash映射在dsp数据空间的0x8000-0xffff
软件环境: ccs v2.12.01
主程序(要烧入flash的程序): debug版,程序占用空间0x28000-0x2ffff(片内saram),中断向量表在0x0080-0x00ff(片内daram),数据空间使用0x0100-0x7fff(片内daram)。 因为flash是贴片的,所以需要自己编一个数据搬移程序,把要主程序搬移到flash中。在写入flash数据时,还应写入引导表的格式数据。最后在数据空间的0xffff处写入引导表的起始地址(这里为0x8000)。
搬移程序: debug版,程序空间0x38000-0x3ffff(片内saram),中断向量表在0x7800-0x78ff(片内daram),数据空间使用0x5000-0x77ff(片内daram)。 搬移程序不能使用与主程序的程序空间和中断向量表重合的物理空间,以免覆盖。 烧写时,同时打开主程序和搬移程序的project,先load主程序,再load搬移程序,然后执行搬移程序,烧写ok! 附:搬移程序(仅供参考)
volatile unsigned int *ptemp=(unsigned int *)0x7e00; unsigned int iflashaddr;
int iloop; /* 在引导表头存放并行引导关键字 */
iflashaddr=0x8000;
writeflash(iflashaddr,0x10aa);
iflashaddr++; /* 初始化swwsr值 */
writeflash(iflashaddr,0x7e00);
iflashaddr++; /* 初始化bscr值 */
writeflash(iflashaddr,0x8006);
iflashaddr++; /* 程序执行的入口地址 */
writeflash(iflashaddr,0x0002);
iflashaddr++;
writeflash(iflashaddr,0x8085);
iflashaddr++; /* 程序长度 */
writeflash(iflashaddr,0x7f00);
iflashaddr++; /* 程序要装载到的地址 */
writeflash(iflashaddr,0x0002);
iflashaddr++;
writeflash(iflashaddr,0x8000);
iflashaddr++;
for (iloop=0;iloopprofile point -> break point
四十七.c54x的外部中断是电平响应还是沿响应?
是沿响应,准确的说,它要检测到100(一个clk的高和两个clk的低)的变化才可以。
四十八。参考程序,里面好象都要 disable wachdog,不知道为什么?
watchdog是一个计数器,溢出时会复位你的dsp,不disable的话,你的系统会动不动就reset。
四十九。dsp系统设计100问
一、时钟和电源
问:dsp的电源设计和时钟设计应该特别注意哪些方面?外接晶振选用有源的好还是无源的好?
答:时钟一般使用晶体,电源可用ti的配套电源。外接晶振用无源的好。
问:tms320lf2407的a/d转换精度保证措施。
答:参考电源和模拟电源要求干净。
问:系统调试时发现纹波太大,主要是哪方面的问题?
答:如果是电源纹波大,加大电容滤波。
问:请问我用5v供电的有源晶振为dsp提供时钟,是否可以将其用两个电阻进行分压后再接到dsp的时钟输入端,这样做的话,时钟工作是否稳定?
答:这样做不好,建议使用晶体。
问:一个多dsp电路板的时钟,如何选择比较好?dsp电路板的硬件设计和系统调试时的时序问题?
答:建议使用时钟芯片,以保证同步。硬件设计要根据dsp芯片的时序,选择外围芯片,根据时序设定等待和硬件逻辑。
二.干扰与板的布局
问:器件布局应重点考虑哪些因素?例如在集中抄表系统中?
答:可用tms320vc5402,成本不是很高。器件布局重点应是存贮器与dsp的接口。
问:在设计dsp的pcb板时应注意哪些问题?
答:1.电源的布置;2.时钟的布置;3.电容的布置;4.终端电路;5.数字同模拟的布置。
问:请问dsp在与前向通道(比如说ad)接口的时候,布线过程中要注意哪些问题,以保证ad采样的稳定性?
答:模拟地和数字地分开,但在一点接地。
问:dsp主板设计的一般步骤是什么?需要特别注意的问题有哪些?
答:1.选择芯片;2.设计时序;3.设计pcb。最重要的是时序和布线。
问:在硬件设计阶段如何消除信号干扰(包括模拟信号及高频信号)?应该从那些方面着
手?
答:1.模拟和数字分开;2.多层板;3.电容滤波。
问:在电路板的设计上,如何很好的解决静电干扰问题。
答:一般情况下,机壳接大地,即能满足要求。特殊情况下,电源输入、数字量输入串接
专用的防静电器件。
问:dsp板的电磁兼容(emc)设计应特别注意哪些问题?
答:正确处理电源、地平面,高速的、关键的信号在源端串接端接电阻,避免信号反射。
问:用电感来隔离模拟电源和数字电源,其电感量如何决定?是由供电电流或噪音要求来
决定吗?有没有计算公式?
答:电感或磁珠相当于一个低通滤波器,直流电源可以通过,而高频噪声被滤除。所以电
感的选择主要决定于电源中高频噪声的成分。
问:讲座上的材料多是电源干扰问题,能否介绍板上高频信号布局(layout)时要注意的
问题以及数字信号对模拟信号的影响问题?
答:数字信号对模拟信号的干扰主要是串扰,在布局时模拟器件应尽量远离高速数字器件,高速数字信号尽量远离模拟部分,并且应保证它们不穿越模拟地平面。
问:能否介绍pcb布线对模拟信号失真和串音的影响,如何降低和克服?
答:有2个方面,1. 模拟信号与模拟信号之间的干扰:布线时模拟信号尽量走粗一些,如果有条件,2个模拟信号之间用地线间隔。2. 数字信号对模拟信号的干扰:数字信号尽量远离模拟信号,数字信号不能穿越模拟地。
三.dsp性能
问:1.我要设计生物图像处理系统,选用那种型号较好(高性能和低价格)?2.如果选定
ti dsp,需要什么开发工具?
答:1.你可采用c54x 或 c55x平台,如果你需要更高性能的,可采用c6x系列。2.需要evm
s和xds510仿真器。
问:请介绍一种专门用于快速富利叶变换(fft), 数字滤波,卷积,相关等算法的dsp,
最好集成12bit以上的adc功能。
答:如果你的系统是马达/能量控制的,我建议你用tms320lf240x。
问:有些资料说dsp比单片机好,但单片机用的比dsp广。请问这两个在使用上有何区别?
答:单片机一般用于要求低的场合,如4/8位的单片机。dsp适合于要求较高的场合。
问:我想了解在信号处理方面dsp比fpga的优点。
答:dsp是通用的信号处理器,用软件实现数据处理;fpga用硬件实现数据处理。dsp的成本便宜,算法灵活,功能强;fpga的实时性好,成本较高。
问:请问减小电路功耗的主要途径有哪些?
答:1.选择低功耗的芯片;2.减少芯片的数量;3.尽量使用idle。
问:用c55设计一个低功耗图像压缩/解压和无线传输的产品,同时双向传输遥控指令和其
他信息,要求图像30帧/秒,tft显示320*240,不知道能否实现?若能,怎样确定性能?选择周边元器件?确定最小的传输速率?能否提供开发的解决方案?软件核?
答:1.有可能,要看你的算法。2.建议先在模拟器上模拟。
问:用dsp开发mp3,比较专用mp3解码芯片如何,比如成本、难度、周期?谢谢。
答:1.dsp的功能强,可以实现附加的功能,如ebook等;2.dsp的性能价格比高;3.难度较大,需要算法,因此周期较长,但ti有现成的方案。
问:用dsp开发的系统跟用普通单片机开发的系统相比,有何优势?dsp一般适用于开发什么样的系统?其开发周期、资金投入、开发成本如何?与dsp的接口电路是否还得用专门的芯片?
答:1.性能高;2.适合于速度要求高的场合;3.开发周期一般6个月,投入一般要一万元左
右;4.不一定,但需要速度较高的芯片。
问:dsp会对原来的模拟电路产生什么样的影响?
答:一方面dsp用数字处理的方法可以代替原来用模拟电路实现的一些功能;另一方面,dsp的高速性对模拟电路产生较大的干扰,设计时应尽量使dsp远离模拟电路部分。
问:请问支持mpeg-4芯片型号是什么?
答:c55x或 c6000 或dsc2x
问:dsp内的计算速度是快的,但是它的i/o口的交换速度有多快呢?
答:主频的1/4左右。
四.技术性问题
问:我有二个关于c2000的问题:1、c240或c2407的rs复位引脚既可输入,也可输出,直接用cmos门电路(如74act04)驱动是否合适,还是应该用oc门(集电极开路)驱动?2、大程序有时运行异常,但加一两条空指令就正常,是何原因?
答:1、oc门(集电极开路)驱动。2、是流水线的问题。
问:1.dsp芯片内是否有单个的随机函数指令?2.dsp内的计算速度是快的,但是它的i/o
口的交换速度有多快呢?sp如何配合epld或fpga工作呢?
答:1.没有。2.取决于你所用的i/o。对于hpi,传输速率(字节)大约为cpu的1/4,对mcbsp,位速率(kbps)大约为cpu的1/2。3.你可以级联仿真接口和一个epld/fpga在一起。
问:设计dsp系统时,我用c6000系列。dsp引脚的要上拉,或者下拉的原则是怎样的?我经常在设计时为某一管脚是否要设置上/下拉电阻而犹豫不定。
答:c6000系列的输入引脚内部一般都有弱的上拉或者下拉电阻,一般不需要考虑外部加上
拉或者下拉电阻,特殊情况根据需要配置。
问:我正在使用tms320vc5402,通过hpi下载代码,但c5402的内部只提供16k字的存储区,请问我能通过hpi把代码下载到它的外部扩展存储区运行吗?
答:不行,只能下载到片内。
问:电路中用到dsp,有时当复位信号为低时,电压也属于正常范围,但dsp加载程序不成功。电流也偏大,有时时钟也有输出。不知为什么?
答:复位时无法加载程序。
问:dsp和单片机相连组成主从系统时,需要注意哪些问题?
答:建议使用hpi接口,或者通过dpram连接。
问:原来的dsp的程序需放在eprom中,但eprom的速度难以和dsp匹配。现在是如何解决此问题的?
答:用bootload方法解决。
问:我在使用5402dsk时,一上电,不接mic,只接耳机,不运行任何程序,耳机中有比较明显的一定频率的噪声出现。有时上电后没有出现,但接mic,运行范例中的codec程序时,又会出现这种噪声。上述情况通常都在dsk工作一段时间后自动消失。我在dsp论坛上发现别人用dsk时也碰到过这种情况,我自己参照5402dsk做了一块板,所用器件基本一样,也是这现象,请问怎么回事?如何解决?
答:开始时没有有效的程序代码,所以上电后是随机状态,出现这种情况是正常的。
问:我使用的是tms320lf2407,但是仿真时不能保证每次都能go main。我想详细咨询一下,cmd文件的设置用法,还有vector的定义。
答:可能看门狗有问题,关掉看门狗。有关cmd文件配置请参考《汇编语言工具》第二章。
问:我设计的tms320vc5402板子在调试软件时会经常出现存储器错误报告,排除是映射的问题,是不是板子不稳定的因素?还是dsp工作不正常的问题?如何判别?
答:你可以利用memoryfill功能,填入一些数值,然后刷新一下,看是不是在变,如果是
在变化,则memory 是有问题。
问:如何解决flash编程的问题:可不可以先用仿真器下载到外程序存储ram中,然后程序代码将程序代码自己从外程序存储ram写到f240的内部flash rom中,如何写?
答:如果你用f240,你可以用下载ti做的工具。其它的可以这样做。
问:c5510芯片如何接入e1信号?在接入时有什么需要注意的地方?
答:通过mcbsp同步串口接入。注意信号电平必须满足要求。
问:请问如何通过仿真器把.hex程序直接烧到flash中去?所用dsp为5402是否需要自己另外编写一个烧写程序, 如何实现?谢谢!!
答:直接写.out。是dsp中写一段程序,把主程序写到flash中。
问:dsp的硬件设计和其他的电路板有什么不同的地方?
答:1.要考虑时序要求;2.要考虑emi的要求;3.要考虑高速的要求;4.要考虑电源的要求。
问:ads7811,ads7815,ads8320,ads8325,ads8341,ads8343,ads8344,ads8345中,哪个可以较方便地与vc33连接,完成10个模拟信号的ad转换(要求16bit,1毫秒内完成10个信号的采样,当然也要考虑价格)?
答:作选择有下列几点需要考虑1. 总的采样率:1ms、10个通道,总采样率为100k ,所有a/d均能满足要求。2. a/d与vc33的接口类型:并行、串行。前2种a/d为并行接口,后几种均为串行接口。3. 接口电平的匹配。前2种a/d为5v电平,与vc33不能接口;后几种均可为3.3v电平,可与vc33直接接口。
问:dsp的电路板有时调试成功率低于50%,连接和底板均无问题,如何解决?有时dsp同cpld产生不明原因的冲突,如何避免?
答:看来你的硬件设计可能有问题,不应该这么小的成功率。我们的板的成功率为95%以上。
问:我们的工程有两人参与开发,由于事先没有考虑周全,一人使用的是助记符方式编写
汇编代码,另一人使用的是代数符号方式编写汇编代码,请问ccs5000中这二种编写方式如何嵌在一起调试?
答:我没有这样用过,我想可以用下面的办法解决:将一种方式的程序先单独编译为.obj
文件,在创建工程时,将这些.obj文件和另一种方式的程序一起加进工程中,二者即可一
起编译调试了。
问:dsp数据缓冲,能否用sdram代替fifo?
答:不行
问:adc或dac和dsp相连接时,要注意什么问题?比如匹配问题,以保证a/d采样稳定或d/a码不丢失。
答:1. 接口方式:并行/串行;2. 接口电平,必须保证二者一致。
问:用f240经常发生外部中断丢失现象,甚至在实际环境中只有在程序刚开始时能产生中
断,几分钟后就不能产生中断。有时只能采取查询的方式,请问有何有效的解决方法?改
为f2407是不是要好些?
答:应该同dsp无关。建议你将中断服务程序简化看一下。
四十九.时钟电路选择原则
1,系统中要求多个不同频率的时钟信号时,首选可编程时钟芯片;
2,单一时钟信号时,选择晶体时钟电路;
3,多个同频时钟信号时,选择晶振;
4,尽量使用dsp片内的pll,降低片外时钟频率,提高系统的稳定性;
5,c6000、c5510、c5409a、c5416、c5420、c5421和c5441等dsp片内无振荡电路,不能用晶体时钟电路;
6,vc5401、vc5402、vc5409和f281x等dsp时钟信号的电平为1.8v,建议采用晶体时钟电路
五十.c程序的代码和数据如何定位
1,系统定义:
.cinit 存放c程序中的变量初值和常量;
.const 存放c程序中的字符常量、浮点常量和用const声明的常量;
tch 存放c程序tch语句的跳针表;
.text 存放c程序的代码;
.bss 为c程序中的全局和静态变量保留存储空间;
.far 为c程序中用far声明的全局和静态变量保留空间;
.stack 为c程序系统堆栈保留存储空间,用于保存返回地址、函数间的参数传递、存储局部变量和保存中间结果;
.sysmem 用于c程序中malloc、calloc和realloc函数动态分配存储空间
2,用户定义:
#pragma code_section (symbol, section name);
#pragma data_section (symbol, section name)
五十一.cmd文件
由3部分组成:
1)输入/输出定义:.obj文件:链接器要链接的目标文件;.lib文件:链接器要链接的库文件;.map文件:链接器生成的交叉索引文件;.out文件:链接器生成的可执行代码;链接器选项
2)memory命令:描述系统实际的硬件资源
3)sections命令:描述段如何定位
五十二.为什么要设计csl?
1,dsp片上外设种类及其应用日趋复杂
2,提供一组标准的方法用于访问和控制片上外设
3,免除用户编写配置和控制片上外设所必需的定义和代码
五十三.什么是csl?
1,用于配置、控制和管理dsp片上外设
2,已为c6000和c5000系列dsp设计了各自的csl库
3,csl库函数大多数是用c语言编写的,并已对代码的大小和速度进行了优化
4,csl库是可裁剪的:即只有被使用的csl模块才会包含进应用程序中
5,csl库是可扩展的:每个片上外设的api相互独立,增加新的api,对其他片上外设没有影响
五十四.csl的特点
1,片上外设编程的标准协议:定义一组标准的apis:函数、数据类型、宏;
2,对硬件进行抽象,提取符号化的片上外设描述:定义一组宏,用于访问和建立寄存器及其域值
3,基本的资源管理:对多资源的片上外设进行管理;
4,已集成到dsp/bios中:通过图形用户接口gui对csl进行配置;
5,使片上外设容易使用:缩短开发时间,增加可移植.
五十五.为什么需要电平变换?
1)dsp系统中难免存在5v/3.3v混合供电现象;
2)i/o为3.3v供电的dsp,其输入信号电平不允许超过电源电压3.3v;
3)5v器件输出信号高电平可达4.4v;
4)长时间超常工作会损坏dsp器件;
5)输出信号电平一般无需变换
五十六.电平变换的方法
1,总线收发器(bus transceiver):
常用器件: sn74lvth245a(8位)、sn74lvth16245a(16位)
特点:3.3v供电,需进行方向控制,
延迟:3.5ns,驱动:-32/64ma,
输入容限:5v
应用:数据、地址和控制总线的驱动
2,总线开关(bustch)
常用器件:sn74cbtd3384(10位)、sn74cbtd16210(20位)
特点:5v供电,无需方向控制
延迟:0.25ns,驱动能力不增加
应用:适用于信号方向灵活、且负载单一的应用,如mcbsp等外设信号的电平变换
3,2选1切换器(1 of 2 multiplexer)
常用器件:sn74cbt3257(4位)、sn74cbt16292(12位)
特点:实现2选1,5v供电,无需方向控制
延迟:0.25ns,驱动能力不增加
应用:适用于多路切换信号、且要进行电平变换的应用,如双路复用的mcbsp
4,cpld
3.3v供电,但输入容限为5v,并且延迟较大:>7ns,适用于少量的对延迟要求不高的输入信号
5,电阻分压
10kω和20kω串联分压,5v×20÷(10+20)≈3.3v
五十七.未用的输入/输出引脚的处理
1,未用的输入引脚不能悬空不接,而应将它们上拉活下拉为固定的电平
1)关键的控制输入引脚,如ready、hold等,应固定接为适当的状态,ready引脚应固定接为有效状态,hold引脚应固定接为无效状态
2)无连接(nc)和保留(rsv)引脚,nc 引脚:除非特殊说明,这些引脚悬空不接,rsv引脚:应根据数据手册具体决定接还是不接
3)非关键的输入引脚,将它们上拉或下拉为固定的电平,以降低功耗
2,未用的输出引脚可以悬空不接
3,未用的i/o引脚:如果确省状态为输入引脚,则作为非关键的输入引脚处理,上拉或下拉为固定的电平;如果确省状态为输出引脚,则可以悬空不接
碳化硅功率器件的工作原理和优势
《应对疫情启发下的智慧小区白皮书》5月22日正式发布
物联网的定义是什么,物联网的信息传感网关有哪些
本本如何使用IDE刻录机
商汤大模型赋能杭州亚运会,AR黑科技打通虚实空间
设计DSP常见的问题集
热释电红外传感器的发展趋势主要集中在哪些方面?
影碟机的S端子输出
模拟IC市场广大 但不是我国芯片崛起的关键
恒讯科技介绍:服务器防火墙的功能及作用
ajax如何获取数据库数据
回路电阻测试仪的作用_回路电阻测试仪故障及排除
坚果R1只是幌子 “TNT”才是真主角
数据中心逐渐云化:企业应更关注混合云战略
特斯拉更新软件全面升级充电桩
全国十大电缆品牌 电线电缆品牌排行榜
现代汽车基于LabVIEW和LabVIEW RIO架构开发了穿戴式步行辅助机器人
蓝思科技一季度净利下滑五成_大富科技提供可用于5G网络的射频产品
美的变频空调故障代码
红外二氧化碳传感器工作原理简介