随着信号上升沿时间的减小,信号频率的提高,电子产品的emi问题,也来越受到电子工程师的重视。高速pcb设计的成功,对emi的贡献越来越受到重视,几乎90%的emi问题可以通过高速pcb来控制解决。
高速信号走线屏蔽规则
如上图所示:在高速的pcb设计中,时钟等关键的高速信号线,则需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都是会造成emi的泄漏。建议屏蔽线每1000mil打孔接地。
高速信号的走线闭环规则
由于pcb板的密度越来越高,很多pcb layout工程师在走线的过程中,很容易出现这种失误,如下图所示:
时钟信号等高速信号网络,在多层的pcb走线的时候产生了闭环的结果,这样的闭环结果将产生环形天线,增加emi的辐射强度。
高速信号的走线开环规则
规则二提到高速信号的闭环会造成emi辐射,同样的开环同样会造成emi辐射,如下图所示:
时钟信号等高速信号网络,在多层的pcb走线的时候产生了开环的结果,这样的开环结果将产生线形天线,增加emi的辐射强度。在设计中我们也要避免。
高速信号的特性阻抗连续规则
高速信号,在层与层之间切换的时候必须保证特性阻抗的连续,否则会增加emi的辐射,如下图:
也就是:同层的布线的宽度必须连续,不同层的走线阻抗必须连续。
高速pcb设计的布线方向规则
相邻两层间的走线必须遵循垂直走线的原则,否则会造成线间的串扰,增加emi辐射,如下图:
相邻的布线层遵循横平竖垂的布线方向,垂直的布线可以抑制线间的串扰。
高速pcb设计中的拓扑结构规则
在高速pcb设计中有两个最为重要的内容,就是线路板特性阻抗的控制和多负载情况下的拓扑结构的设计。在高速的情况下,可以说拓扑结构的是否合理直接决定,产品的成功还是失败。
如上图所示,就是我们经常用到的菊花链式拓扑结构。这种拓扑结构一般用于几mhz的情况下为益。高速的拓扑结构我们建议使用后端的星形对称结构。
走线长度的谐振规则
检查信号线的长度和信号的频率是否构成谐振,即当布线长度为信号波长1/4的时候的整数倍时,此布线将产生谐振,而谐振就会辐射电磁波,产生干扰。
回流路径规则
所有的高速信号必须有良好的回流路径。尽可能的保证时钟等高速信号的回流路径最小。否则会极大的增加辐射,并且辐射的大小和信号路径和回流路径所包围的面积成正比。
器件的退耦电容摆放规则
退耦电容的摆放的位置非常的重要。不合理的摆放位置,是根本起不到退耦的效果。退耦电容的摆放的原则是:靠近电源的管脚,并且电容的电源走线和地线所包围的面积最小。
地平线正式发布全场景整车智能方案
利用高性能模拟器件简化便携式医疗设备的设计
魅族Pro7、魅族Pro7Plus最新消息:魅族Pro7保护壳开卖7月发售,三星8895处理器+6g+2K屏
新电池使用小知识
半导体芯片之车规芯片——Lab Companion
高速信号的走线闭环规则
9月7日—10日2019世界物联网博览会浓缩的美好未来
液晶电视机花屏如何维修
FPGA应用工程师面对的最主要设计问题
AR黑科技助跑2018喜临门绍兴国际马拉松赛
为什么一上电就炸,你会使用示波器了吗
人工智能或将决定未来全球大国的竞争格局
运动与健康市场的人体传感器网络PAN
高速激光熔覆和常规激光熔覆的比较
案例I荒漠也能满信号,选对品牌很重要
SM401声控集成块构成的声控闪光电路
PLC指令转换分享
iOS11beta5怎么样?iOS11 beta5升级体验:iOS11beta5改善了这几个小功能,有你喜欢的吗?
开启5G模式后iPhone 12电池续航锐减2小时?苹果回应
萨科微:光耦SL-10XX系列器件的应用