(文章来源:电子元件技术网)
adi公司创新的多芯片封装工艺使得新型spi转并行转换器芯片可以与现有高性能模拟开关芯片结合在同一封装中。这样既可节省空间,又不会影响精密开关性能。
测试设备中的通道数最大化至关重要,因为通道越多,可以并行测试的器件就越多,进而压缩最终客户的测试时间和成本。测试仪通过开关来分享其资源以支持多个被测器件 (dut),故开关是增加通道数的关键元件。但是,并行控制的开关数量越多,控制线路也就越多,占用的电路板空间相应地增加,这严重制约了可以实现的通道密度。
在此情况下,使用spi控制的开关在解决方案尺寸和通道数方面具有显著的优势。spi开关可以采用菊花链形式布置,相比于传统解决方案,此举可大幅减少所需的数字线路数。
当模块开发的主要目标是通道数最大化时,板空间就会变得很珍贵。开关是提高系统通道数的关键,但随着开关数目增加,开关本身、逻辑线路及生成这些逻辑信号所需的器件会占用大量板空间,使可用空间减少。最终,受制于控制开关本身所需的相关因素,只能实现很有限的通道数。
提高通道密度的最常见解决方案是使用由并行逻辑信号控制的开关。这需要大量gpio信号,标准微控制器无法提供如此多的信号。为了生成gpio信号,一种解决办法是使用串行转并行转换器。这些器件输出并行信号,并由i2c和spi等串行协议进行配置。
布局显示了8个adg1412 四通道、单刀单掷(spst)开关,采用4 x 8交叉点配置,位于一个6层板上。这些开关由两个串行转并行转换器控制,串行线路来自一个控制板。每个转换器提供16条gpio线路,这些线路分布到8个开关。布局显示了器件、电源去耦电容和数字控制信号(灰色)的占地大小。采用并行控制开关的4 x 8矩阵解决方案的尺寸为35.6 mm x 19 mm,占用面积为676.4 mm2。
该解决方案展示器件以菊花链形式配置。所有器件共享来自spi接口的片选和串行时钟数字线路,菊花链中的第一个器件接收串行数据。然后,该数据被传送至链(像一个移位寄存器)中的所有器件。这个示例解决方案的尺寸是30 mm x 18 mm,面积为540 mm2。
以菊花链形式使用spi接口可大大减少串行转并行转换器和数字线路占用的板空间。采用这种开关配置,总电路板面积可减少20%,这使得通道密度大大提高。系统平台也得到了简化。当电路板上的开关数目提高时,节省的面积随之增加,包含数百个开关的电路板可节省50%以上的空间。
这说明在更小的面积中可以放入更多开关,相比于传统串行转并行转换器方案,同样面积的电路板将能支持更多通道。
adi公司的新型spi开关系列可用来实现更高通道密度,如上例所示。通过创新的堆叠式双芯片解决方案,adi公司目前业界领先的精密开关可以利用工业标准spi模式0接口进行配置。这意味着不仅可以节省空间,而且不会对系统性能造成不利影响。下面是adi新型spi开关的主要功能总结。
如上所述,adi spi开关能以菊花链模式工作。采用菊花链配置的adgs1412器件连接如图5所示。所有器件共享cs 和sclk数字线路,而器件的sdo与下一器件的sdi形成连接。利用单个16位spi帧指令菊花链中的所有器件进入菊花链模式。在菊花链模式下,sdo是sdi的8周期延迟版本,故期望的开关配置可以从菊花链中的一个器件传递到另一个器件。
当器件处于寻址模式或突发模式时,可以检测spi接口上的协议和通信错误。有三种错误检测方法,分别是sclk错误计数、无效读取和写入地址以及最多3位的crc错误检测。这些错误检测功能确保数字接口即使在恶劣环境下也能可靠工作。
增强现实技术如何提高生产工厂效率?
揭秘华为手机的石墨烯散热技术
SocionextSoC车载图形显示解决方案
数字宽带收发信机如何表征
纤巧、高效率单片式稳压器为先进的SoC和微处理器供电
采用SPI接口的模拟开关可提高通道密度
亚马逊公布太空互联网星座项目Kuiper天线设计
华为P40 Pro或坐稳明年DxO第一霸主位置
十余年精耕研发,致力提升新能源磁元件性能
不使用辅助线圈是否可行?比如在初级线圈上检测来做原边反馈?
虚拟机:CentOS 7安装MySQL5.7的步骤
MEMS智能传感器普及 ADI从三大领域出击
为电源管理铺平道路
科大讯飞发布MORFEI智能家居生态计划 抢占智能家居这块大蛋糕
可与以太坊互用的区块链协议Ambrosus介绍
格兰仕副董事长梁惠强:我们进入芯片行业的初衷是为了家国情怀
遥控发射机
SiC是怎么制造出来的?
霍尔传感器是什么
精测电子与海外客户达成1.37亿元销售协议