cd4518是二、十进制(8421编码)同步加计数器,内含两个单元的加计数器。每单个单元有两个时钟输入端clk和en,可用时钟脉冲的上升沿或下降沿触发。可知,若用enable信号下降沿触发,触发信号由en端输入,clk端置“0”;若用cl℃k信号上升沿触发,触发信号由cl℃k端输入,enable端置“1”。reset端是清零端,reset端置“1”时,计数器各端输出端q1~q4均为“0”,只有reset端置“0”时,cd4518才开始计数。
cd4518是一个同步加计数器,在一个封装中含有两个可互换二/十进制计数器,其功能引脚分别为1~7和9~{15}。该cd4518计数器是单路系列脉冲输入(1脚或2脚;9脚或10脚),4路bcd码信号输出(3脚~6脚;{11}脚~{14}脚)。
cd4518引脚图:
cd4518引脚功能:
1cp、2cp:时钟输入端。
1cr、2cr:清除端。
1en、2en:计数允许控制端。
1q0~1q3:计数器输出端。
2q0~2q3:计数器输出端。
vdd:正电源。
vss:地。
cd4518真值表:
cd4518真值表功能:
cl℃kenableresetaction
上升沿 10加计数
0下降沿 0加计数
下降沿 x0不变
x上升沿 0不变
上升沿 00不变
1下降沿 0不变
xx1q0~q4=0
cd4518逻辑图:
cd4518工作原理:
cd4518采用并行进位方式,只要输入一个时钟脉冲,计数单元q1翻转一次;当q1为1,q4为0时,每输入一个时钟脉冲,计数单元q2翻转一次;当q1=q2=1时,每输入一个时钟脉冲q3翻转一次;当q1=q2=q3=1或q1=q4=1时,每输入一个时钟脉冲q4翻转一次。这样从初始状态(“0”态)开始计数,每输入10个时钟脉冲,计数单元便自动恢复到“0”态。若将第一个加计数器的输出端q4a作为第二个加计数器的输入端enb的时钟脉冲信号,便可组成两位8421编码计数器,依次下去可以进行多位串行计数。
cd4518时序图:
cd4518应用电路汇总:
(1)cd4518组成的数字钟电路图
图一为不能进行清零的数字钟
图二为能够清零的数字时钟
图中cd4518的清零端连接了三个二极管,二极管具有单向导通特性,使每个清零端之间没有影响, 当清零端为高电位的时候进行清零,所以,按下清零开关,清零端为高电位,时、分、秒清零。
(2)同步串联二进制计数器负边缘触发器电路
(3)cd4518循环定时器电路
当电路上电时,c2、r1和c3、r3产生一个微分尖脉冲,使计数器cd4518和d型触发器cd4013复位清零。此时d型触发器的q反为高电平,三极管导通,继电器吸合。
该定时器由555集成电路和电阻ra、rb、电容器c,产生1分钟的的时基信号,经1/2cd4518分频(10分频)后q4a的下降沿触发下一个分频器。同时q1a、q2a、q3a、q4a输出bcd码送入cd4511七段译码器驱动led数码管。当当计数器接受第100个脉冲时,q1b、q2b、q3b、q4b(0101)时,与非门cd4011输出一个下降脉冲,经反相器反相后变成一个上升脉冲,触发cd4013,使电路翻转q反为低电平。继电器断电释放,同时计数器自然复位。计数器开始重新计数,这时继电器保持断开状态,只有当计数器计满100个脉冲时继电器才会吸合。因此这个定时器是通电100分钟,再断电100分钟,循环往复。
因为这里的时基信号是1分钟,所以led数码管显示的数值正好和延迟的时间吻合。如果时基信号不是整数,那么led数码管只能显示定时的进度。
推荐阅读:
cd4518组成的数字钟电路(cd4518引脚图及功能表与工作原理)
cd4518循环定时器电路
cd4518逻辑功能测试电路
cd4518同步加法计数器
TDK采用模块化柔性装配技术的新品电容器的介绍及特点说明
TDA9116各引脚功能及电压
军用宽带移动通信行业的未来发展
中国芯片企业该如何抓住人工智能的机遇成功突围?
MAX3230E, MAX3231E ±15kV ESD保护
cd4518应用电路汇总(引脚图及功能和工作原理)
荣耀和红米带来3款入门设备 荣耀Play5活力版 红米Note11系列来关注下
兽药残留检测仪的工作原理是什么
如何制作渐变RGBLed
如何解决汽车和工业应用中输入供电中断时需要完成数据备份的问题
SOLIDWORKS运动仿真怎么做
LTE芯片行业加速发展,哪个厂商会掉队?
使用SiC MOSFET时如何尽量降低电磁干扰和开关损耗
怎样延长蓄电池寿命?
第四代BiCS闪存,究竟是如何演变?
电线载流量与表面积正相关,为什么电线要做成圆的?
IC周围少不了晶振的原因
华为系统今秋面世_华为鸿蒙系统重要吗
5G-A华彩开局,风流还看北京城
温敏二极管工作原理