电源转换器我们不断追求更高的输出功率,更高的效率,更高的功率密度,更高的温度操作和更高的可靠性,同时为设计人员提供更简单的解决方案。 drgan plus ,如图1所示,展示了egan fet在易于使用的构建模块中的高功率密度能力。占地面积比美国便士占用的空间小,优化的半桥设计采用11 mm x 12 mm四层印刷电路板(pcb)开发,带有安装垫,可连接任何现有的转换器。
图1:epc9203 drgan plus 优化的半桥构建模块。
半框图 - 桥接电路设计,如图2所示,由两个egan fet,一个驱动器集成电路(ic),脉冲宽度调制(pwm)逻辑,死区时间调整和高频输入电容组成。这些元件的设计和布局对于充分利用egan fet技术的高速性能至关重要。 drgan plus 栅极驱动电路确保满足egan fet的栅极驱动要求,并通过最新的gan驱动器ic技术提供优化的性能。用户可以输入两个pwm信号来单独控制器件,或使用板载逻辑和死区时间调整电路输入单个pwm信号,并为降压转换器应用获得优化的死区时间,以最大限度地提高性能。同样位于板上的高频输入电容与两个egan fet一起排列,采用优化的pcb布局,最大限度地降低了共源极电感和高频功率换向回路电感,从而降低了开关损耗和电压过冲。 drgan plus 消除了复杂性,为设计人员提供了易于使用的优化解决方案,可安装焊盘安装到pcb上,如图1右侧所示。
图2:优化半桥drgan plus 的框图。
提高效率
随着技术达到理论极限,硅基器件性能在过去十年中已经放缓,并且封装改进受到更高电压下固有沟槽结构的限制。这就是gan晶体管的用武之地。
第一种商用增强型gan硅基功率器件是老化功率金属氧化物半导体场效应晶体管(mosfet)的良好潜在替代品。 egan fet提供较低的品质因数(fom)和较低的封装寄生效应,与较低的寄生印刷电路板(pcb)布局相结合,与最先进的硅(si)技术相比,具有显着的性能优势。图3所示为epc9203 drgan plus 模块的开关波形,采用80 v epc2021 egan fet。 gan器件具有低导通电阻(rds(on))和降低的开关电荷,可实现更快的开关速度和更高的工作电流以及低电压过冲。这使电路设计人员能够实现更低的动态开关损耗和更低的静态传导损耗,从而提高转换器效率。使用工作在300 khz的80 v(v)egan fet的drgan plus 解决方案的效率如图4所示。由eganfet提供的低动态开关损耗,开关频率和功率密度系统可以在不牺牲性能的情况下增加,如500 khz效率曲线所示。
图3:eganfetdesign的开关节点波形
(vin = 48 v,vout = 12 v,iout = 20 a,fsw = 500 khz)。
图4:drgan的效率 plus epc9203使用80 v epc2021器件在300 khz和500 khz
目前有两种版本的drgan plus 模块,如表1所示下面。 40 a epc9201使用40 v ep2015和30 v epc2023。 20 a epc9203使用80 v epc2021。
部件号vds(最大)id(最大rms)特色产品epc9201 30 40 epc2015/epc2023 epc9203 80 20 epc2021
表1:drgan plus 部件号
总结
高性能gan器件的引入提供了比传统si mosfet技术更高频率和更高效率切换的潜力。基于egan fet的drgan plus 构建模块通过为设计人员提供易于使用的方法来评估氮化镓的卓越性能,展示了简化高功率密度和高效功率转换的能力晶体管。
布局“智能制造”战略蓝图,助力中国成为制造强国
集成电路分类有哪些
OptoVue Pro—通过实时原位校准缩短数据采集时间
VPN在信息系统安全等级保护中的应用
软银或将斥资约15亿美元购买WeWork
用于电源转换系统设计的eGaN FET模块介绍
笔记本光驱类型
携号转网近阶段推广范围将扩大至五城市
输入高耐压 1A 线性锂电池充电管理芯片ZCC3221
名爵全新轿跑概念车-E-motion,颜值“完爆”阿特兹,科技感十足!预售价仅12万
Bitspower推出一款专为Threadripper 3990X量身打造的水冷头 售价约为人民币700元
太赫兹Onyx系统实现高分辨率、快速无损表征石墨烯
直击OpenHW 2016开源硬件与全可编程技术论坛暨Xilinx中国大学合作十周年庆典活动
四根线的烟感探测器怎样接线
15V 1A稳压对称电源电路图及PCB布局设计
FLIR红外热像仪有什么作用?
AP5101B 高压线性 LED 恒流驱动器
3.7V锂电池充放电电路改造方案
中国半导体设备市场规模仅次于台湾和韩国
一步一步学ZedBoard Zynq(三):使用自带外设IP让ARM PS访问FPGA