Nexys3学习手记7:MicroBlaze小试牛刀

有了前面两个实例的铺垫,下面这个工程就要带大家尝试搭建一个基于microblaze的应用。特权同学也是第一次接插xilinx的嵌入式开发平台,跑了一个流程下来,正如所料,和altera的sopc builder(今后主推qsys)以及eds相比,单从开发环境上来看是大同小异、换汤不换药的。
如图1所示,其实在安装ise软件的时候,由于我们选择了embedded edition(可参考手记2),那么在安装完成的程序菜单中,如图1所示,edk(embedded development kit)后有两个开发平台,即xilinx platform studio(硬件开发平台,简称xps)和xilinx software development kit(软件开发平台,简称sdk),对应altera的sopc builder(或qsys)和eds。由于xilinx的sdk支持的软核microblaze片内总线是axi,而altera的nios ii主推的是avalon,这里先不论孰优孰劣,他们之间多少还是有些区别的,非常习惯于sopc buider下工作的特权同学第一次接触xps的环境还真有些不适应。而反观软件平台sdk,由于和eds一样都是基于eclipse的架构,所以比较容易上手,甚至连菜单按钮的布局和使用也多少有些似曾相识的感觉。
图1 edk开发环境相似归相似,咱们还是老老实实的找个傻瓜教程扎扎实实的熟悉一下整个开发流程。很自然的,特权同学便开启docnav淘淘金,如图2所示,edk and sdk下尽都是相关文档,而经过粗略的浏览后,特权同学锁定了“edk concepts, tools, and techniques.pdf”文档。虽然此文档也只是很简单的列举了一个软硬件协同开发的实例,很多设计细节都被忽略了(没让特权同学少吃苦头),但是好歹能够让人摸着大方向,于是花费不多时间特权同学便成功构建并验证了属于自己的第一个嵌入式工程(包括硬件工程和软件工程)。
图2 edk和sdk相关文档
如图3所示,这里基本示意了整个软硬件开发的工作流程。从ise基本设计输入开始,包括了xps硬件系统架构的生成,再到sdk的软件开发,同时在ise完成综合、约束、映射等编译步骤,最终生成可下载文件进行板级的调试验证。
图3 基本嵌入式工作流程
就着前面的开发步骤,我们也简单的跑跑流程好好体验一番。在上一个已经例化pll工程的基础上,我们接着使用xps添加一个带microblaze软核的嵌入式系统。 如图4所示,新建一个源文件,选择embedded processor,命名为mysoc。
图4 新建embedded processor文件
新建的embedded processor会自动打开xps,然后首先弹出一个基本系统向导选择对话框,如图5所示。点击“yes”。
图5 基本系统向导选择
接着出现base system builder对话框,默认选择axi system后点击“ok”。接着进入基本系统配置页面,这里主要由两个页面,第1个页面如图6所示。这里配置板级的信息和系统选择,板级信息如输入时钟频率,复位信号有效极性等,系统选择可以配置为单核或双核,优化策略可以是面积或吞吐量,该实例默认选择均符合要求,无需改动,点击“next”到配置页面2。
图6 基本系统设置页面1 如图7所示,在配置页面2中,选择processor frequency为50mhz,设置local memory size为32kb。接下来需要添加一个8bit的gpio外设,点击“available peripherals”下的“add device…”按钮。
图7基本系统设置页面2 弹出“add io devices for generic board”窗口如图8所示,分别设置“io interface type”为“gpio”、“device”为“leds”,完成后点击“ok”。
图8 添加gpio外设 此时,在“included peripherals for microblaze_0”下出现如图9所示的leds外设,默认设置data width为8。最后我们点击finish完成向导配置。
图9 新添加的leds外设 稍等片刻,当新系统生成好之后,如图10所示,在xps默认打开的system assembly view的bus interfaces列表中,这个新系统的所有组件都罗列出来了,并且在左侧有各个组件间的信号接口连接关系。从他们之间的相互连接关系很容易便可理解这个简单系统的架构方式:microblaze_0便是大名鼎鼎的软核cpu——microblaze,它连接了axi总线用于外设扩展,这条总线上挂着的外设包括了我们特意添加的gpio外设leds;此外,microblaze_0的两个lmr接口分别连着microblaze_0_i_bram_ctrl和microblaze_0_d_bram_ctrl,从命名上不能推断出着两个组件应该是cpu的指令(instruction)和数据(data)存储控制器,而靠右侧的红色连接部分又分别将他们与microblaze_0_bram_ctrl组件相连接,说明这个microblaze_0_bram_ctrl便是cpu的主存储控制器。此外,两个相对独立的clock_generator_0和proc_sys_reset_0则为系统时钟和复位产生组件。
图10 ip组件列表 接着我们来看看ports部分,如图11所示。这里展开external ports便是该系统所有需要与外部进行直接隐射的管脚。leds_tri_o便是8个连接到板上指示灯的信号,reset是低电平有效的复位信号,而clk_n和clk_p是一对100mhz输入的差分信号。由于我们的外部输入100mhz时钟不是差分的,而是单时钟接口,因此需要简单的做些修改。 展开clock_generator_0,在clkin一栏右击选择“new connection”,此时如图12所示,差分时钟便成了单时钟接口了。鼠标落在这个单时钟信号上再次右击并选择“make external”,这个单端时钟接口便出现在了external ports中。而之前的差分时钟接口并未在external ports中消失,需要依次右击并选择“delete external ports”便可将其删除。
图11 系统外部连接信号
图12 更改后的clkin 修改好之后的external ports列表如图13所示。图13 更改后的external ports 完成时钟信号修改,点击xps菜单栏hardwareàgenerate netlist生产这个嵌入式硬件系统的网表。回到ise中,在hierarchy下多出了mysoc.xmp文件,选中它。在processes下展开design utilities,双击view hdl instantiation template生产系统的例化模板文件,如图14右侧所示。
图14 生成系统例化模板 将此模板复制到ise顶层源代码中,相应匹配好接口,原先的8个led接口将由软件编程控制。顶层源代码修改如下:module testled( clk,rst_n, led );input clk; //100mhzinput rst_n; //低电平复位信号output[7:0] led; //连接到led指示灯wire clk_100m; //clocking输出100mhzwire clk_50m; //clocking输出50mhzwire clk_25m; //clocking输出25mhzwire clk_12m5; //clocking输出12.5mhzwire clk_locked; //clocking输出完成标志位//---------------------------------------------------//ip核clocking wizard例化//----------- begin cut here for instantiation template ---// inst_tag myclocking uut_myclocking (// clock in ports .clk_in1(clk), // in // clock out ports .clk_out1(clk_100m), // out .clk_out2(clk_50m), // out .clk_out3(clk_25m), // out .clk_out4(clk_12m5), // out // status and control signals .reset(!rst_n),// in .locked(clk_locked)); // out// inst_tag_end ------ end instantiation template ---------//---------------------------------------------------// 例化mysoc系统(* box_type = user_black_box *)mysoc uut_mysoc ( .reset(rst_n), .leds_tri_o(led), .clock_generator_0_clkin_pin(clk_100m) );endmodule 最后我们双击“generate programming file”完成硬件系统的编译和下载文件生成。 下一步我们把平台转移到sdk,在工程目录下新建一个名为sdk_workspace的文件夹,然后打开sdk时需要选择一个workspace,如图15所示,对应定位到sdk_workspace文件夹下即可。
图15 workspace设置 进入sdk后,菜单栏上选择fileànewàxilinx c project,然后在“new hardware project”中输入project name,并选择工程目录下的mysoc\__xps\system.xml作为target hardware specification。此配置页面主要是设置软件工程的硬件平台。
图16 硬件平台配置页面 下一配置页面如图17所示,这里设置软件工程的project name,并且选择select project template为“empty application”。其余选项使用默认,完成设置。
图17 软件工程配置页面 此时在project explorer下出现了mysoc_hw_platform、empty_application_bsp_0和example_application_0三个文件夹。在example_application_0上右击并选择newàsource file,新建一个名为main.c的源文件,如图18所示。
图18 软件工程文件夹 在main.c中编写一段简单的流水灯测试代码,如下所示:/* ------------------------------------------------------------ *//* include file definitions *//* ------------------------------------------------------------ *///#include xil_types.h //this file contains basic types for xilinx software ip.#include xparameters.h //the hardware configuration describing constants#include xgpio_l.h //this header file contains identifiers and driver functions#define uchar unsigned char#define uint unsigned short/* ------------------------------------------------------------ *//* delay function *//* ------------------------------------------------------------ */void delay(uint cnt){ uint i,j; for(i=0;i 图19 fpga烧录原本program fpga用于在线烧录fpga器件,但是nexys3目前的usb连接方式并不直接支持(这个后面再研究,话说“白猫黑猫抓到老鼠都是好猫”,咱只要能下载进去就行),但是不要紧,我们还有adept呢。这里配置一下待烧录文件的一些基本信息,然后点击program后虽然会报错并提示无法成功烧录,但是与此同时在mysoc_hw_platform文件夹下生成了一个包含软硬件烧录的download.bit文件,最后我们使用adept将这个文件下载到nexys3中即可实现在线运行的流水灯了。转载自:特权同学的博客
三部门联合发布区块链工程技术人员等9个新职业
便携式水质毒性检测仪的产品介绍
国芯思辰 |基于DSP和光缆通信的远程数据采集系统可使用SC1083
AGV机器人在中国的发展情况怎样
神经网络模型的优缺点
Nexys3学习手记7:MicroBlaze小试牛刀
工业级无人机会出现垄断者吗?
卫安采用海能达一键通对讲机技术提高运营效率
自动驾驶精选新闻:深圳发布首批19个智能驾驶路测区域
湖南红太阳光电科技有限公司印度200MW太阳能电池产业园项目电气火灾监控系统
汉柏科技人脸识别:推动赛事安保进入“科技安保”新阶段
如何更改可靠性预测的置信水平
一种新兴的低成本、高速度的无线网络连接技术-Li-Fi技术
高世代氧化物TFT电子纸项目签约仪式举行,全国首条电子纸产业化生产线落户鄞州
智能体如何应对训练中故意碰瓷儿的“弱”对手呢?
动起来!步进电机控制解惑
iPhone升级至iOS 14系统无法接受短信?
处理器多个核心间通信难题将被破解
NV040D语音芯片在共享按摩椅上的应用
Linux MMC子系统-eMMC常用命令说明(1)