差分信号回流路径的全波电磁场详解

1、差分信号简介
当驱动器在传输线上驱动一路信号时,在信号线和返回路径之间会存在一个信号电压,通常称为单端传输线信号。当两路驱动器驱动一个差分对时,除了各自 的单端信号外,这两路信号线之间还存在着一个电压差,称为差分信号。与单端信号相比,差分信(differentialsignal)在信号完整性方面有 很多优势。如降低了轨道塌陷和emi,有更好的抗噪声能力,对衰僐不敏感。在高速电路设计中的应用越来越广泛,电路中最关键的信号往往都要采用差分结构设 计。
承载差分信号的任一一对走线就称为差分走线。差分传输线具有两种独特的传传输方式---奇模方式和耦模方式。奇模方式在两个传输信号间存在以个非零电位,耦模方式一对信号相对gnd 有一个非零电位。而实际的差分信号带有直流偏置的差分信号。
2、差分信号回路三维建模
为了对差分信号回路进行精确的分析,需要借助三维的电磁场仿真软件。选用了ansoft的hfss 进行三维建模和分析。 hfss 是基于三维电磁场设计的eda 标准设计工具。hfss 依据其独有的模式?节点和超宽带插值扫频专有技术,利用有限元(fem)快速精确求解整板级pcb 或整个封装结构的所有电磁特性,真正全面考虑(准)静态仿真中无法分析的有失配、耦合、辐射及介质损耗等引起的电磁场效应,从而得到精确的频域高频特性 (如s 参数等)并生成全波spice模型以支持高频、高速、高密度pcb 应用中实现精确的spice宽带电路仿真设计。
为了表明较长回流路径的影响,参见图2,描述了一根带状线跨过了地参考平面上的一个沟壑,构建的一个不连续回流路径的简单模型,该模型结构简单,回 流路径很容易被理解,同时它也能被扩展应用到更多的常见结构中。定义信号回路的信号在pcb板上的位置以及pcb叠层如图1和结构如图2所示,为带状线, 特征阻抗100欧姆,铜箔厚度0.035mm,信号线线宽0. 127mm,信号的间隙为0.2286mm,,线长5cm.介质厚度为0.1524mm,gnd的铜箔度。0.035mm,介电常数4.0.
图1 pcb 叠层结构
信号跨分割沟壑,即信号的参考平面不是完整平面。回流路径中的间隙通常用于隔离电路板上的某个区域。当电源平面用做参考层或使用分离电源层时也会出 现开槽的间隙。有时在回流路径中出现了非故意的开槽间隙,像回流路径中出砂孔过分刻蚀和交叠的情况,造成信号回流参考平面不完整。如图2 所示:
如图2 跨越地平面沟壑信号的平面几何图形
根据图1 和图2,在hfss 下进行三维建模如图4,导线处在介电常数为4.0,损耗角正切为0.02 的板材中,板材的上下侧均为铜箔参考平面,导线的差分特征阻抗为102 欧姆。
图3 完整参考平面的三维几何图形
3、完整参考平面回路场效应分析
导线的两端定义端口分别为waveport1 和waveport2, 端口waveport1 的激励定义为wave port 阻抗为50 欧姆,差分阻抗为100 欧姆; 端口waveport1 的边界条件定义为waveport 阻抗为50 欧姆,差分阻抗为100 欧姆。场分析时,在整板外围设计为50 c 50 c 40空气体,将该空气体的吸收边界条件定义为radiation.在hfss 中,设定求解的频率为2.5ghz,最大的δs 为0.05,设置为5%能满足精度要求而又不需要花费太多的时间,在此基础上加入间插频率扫描分析,即定义全波模型适用的频率范围,从0.01ghz 扫描5ghz,步长0.01ghz,误差2%,进行分析计算。结果如下图5 为:
根据s 参数的基本知识,如果以waveport1 作为信号的输入端口, waveport2 作为信号的输出端口,s11 表示回波损耗,也就是有多少能量被反射回源端,这个值越小越好,一般建议s110.7,即-3db.
图4 s 参数
图5 完整参考平面-s 参数曲线图
如图4 可以查出:t1 的s11 为0.059688,s21 为0.9086;t2 的s11 为0.016963,s21 为0.90776.
如图5:t1 和t2 的s21<-20db,s11-3db,s21>-20db.在这种情况下信号质量严重劣化,根本不能保证信号的正常传输。
对图10、图16 和图23进行参考平面gnd1 开槽、参考平面gnd2 开槽与参考平面gnd1和gnd2 均开槽插入损耗的s 参数比较图,如图24:
图24 三种参考平面开槽情况的s 参数比较图
对三种参考平面开槽方式的sdd21 和scc21 的s 参数曲线进行比较。如图25所示:
图25 三种参考平面开槽方式的奇模和耦模的s 参数比较
如图26 和图27,三种参考平面开槽方式对信号传输质量带来的影响有较大的区别。gnd2参考平面开槽对信号传输质量影响最小;其次是gnd1 参考平面开槽;对信号传输质量影响最大的是gnd1 和gnd2 两个参考平面据开槽的情况。前两种情况是否能满足信号质量,还要看开槽的大小和信号的波长。由于时间有限在这里不做研究,在后期会继续探讨。
然后进行铜箔参考平面的场定义。
铜箔参考平面gnd1 polt fields 为mag_e,结果如图26 所示:
图26 两个参考平面均开槽情况下gnd1 的电场分布图
铜箔参考平面gnd2 polt fields 为mag_e,结果如图27 所示:
图27 两个参考平面均开槽情况下gnd2 的电场分布图
将图6、图7和图28、29比较,在gnd2开槽后,平面gnd1和平面gnd2的电场能量分布均有较大的差别。电场能量不再完全集中在信号下方而是在整个平面上高低不同的电场能量都,gnd1和gnd2参考平面的电场分布均有较大变化,电场能量分布散落在两个参考平面上
7、模型输出
star-hspice 是高精确度的模拟电路仿真软件,是世界上最广泛应用的电路仿真软件,它无与伦比的高精确度和收敛性已经被证明适用于广泛的电路设计。star-hspice 能提供设计规格要求的最大可能的准确度。
在hfss 中设置进行参数分析,设置为对多个离散点进行分析,分别对完整参考平面、gnd1 平面开槽、gnd2 平面开槽、gnd1 和gnd2 平面均开槽这四种情况进行了s 参数分析,分析完成后,依次对每种情况,输出其全波的star-hspice 格式spice 模型,从而完成信号回流路径的全波spice 模型的提取。
从hfss 中输出的star-hspice 格式的spice 模型,文件头如下所示:
* begin ansoft header
* node 1 waveport1:t1_pos
* node 2 waveport1:t1_neg
* node 3 waveport1:t2_pos
* node 4 waveport1:t2_neg
* node 5 waveport2:t1_pos
* node 6 waveport2:t1_neg
* node 7 waveport2:t2_pos
* node 8 waveport2:t2_neg
* format: hspice
* model: full-wave spice pole-residue
* type: sparam
* end ansoft header
.subckt tmux_mid3_test1_fws 1 2 3 4 5 6 7 8
rport1 1 n2 50
vam1 n2 2 dc=0
rport2 3 n4 50
vam2 n4 4 dc=0
rport3 5 n6 50
vam3 n6 6 dc=0
rport4 7 n8 50
vam4 n8 8 dc=0
8、对以上四种情况在hspice 下进行时域仿分析
hspice 简介。
hspice 仿真器提供了任何集成电路的仿真设计环境,如:网表生成,仿真控制、仿真结果观察分析、测试点、反标仿真结果等,这些流程可以适用于目前大多数eda 设计工具。
hspice 是事实上的spice 工业标准仿真软件,在业内应用最为广泛,它具有精度高、仿真功能强大等特点。没有提供方便直观的界面调入器件模型及电路连接,它使用纯文本格式来描述电路的连接关系及电路中的各个模型, 不适合初级用户。
在hspice 仿真主文件test.sp 对完整参考平面(test1)、gnd1 平面开槽(test3)、gnd2平面开槽(test4)、gnd1 和gnd2 平面均开槽(test5)四种模型定义同一的源。进行时域仿真比较眼图。主文件test.sp 的内容如下:
*定义伪随机码发生器
vin1 in1+ com1 lfsr(-0.1 0.1 0 100p 100p 2.5g 1 [7,6] rout=0)
vin2 com1 in1- lfsr(-0.1 0.1 0 100p 100p 2.5g 1 [7,6] rout=0)
vcom1 com1 0 0
*调用模型库
.include ./tmux_mid3_test1_fws.lib
.include ./tmux_mid3_test3_fws.lib
.include ./tmux_mid3_test4_fws.lib
.include ./tmux_mid3_test5_a_fws.lib
*调用子电路
xtest1 in1+ 0 in1- 0 out1+ 0 out1- 0 tmux_mid3_test1_fws
*终端端接50ohm 的电阻到gnd
r1 out1+ 0 50.0
r2 out1- 0 50.0
xtest3 in1+ 0 in1- 0 out3+ 0 out3- 0 tmux_mid3_test3_fws
r3 out3+ 0 50.0
r4 out3- 0 50.0
xtest4 in1+ 0 in1- 0 out4+ 0 out4- 0 tmux_mid3_test4_fws
r5 out4+ 0 50.0
r6 out4- 0 50.0
xtest5 in1+ 0 in1- 0 out5+ 0 out5- 0 tmux_mid3_test5_a_fws
r7 out5+ 0 50.0
r8 out5- 0 50.0
*定义锯齿电压波
.param ewidth=800ps ephase=ewidth/4
et1 t1 0 vol= (time - int(time/ewidth)*ewidth)
et2 t2 0 vol= ((time+ephase) - int((time+ephase)/ewidth)*ewidth)
et3 t3 0 vol= ((time+2*ephase) - int((time+2*ephase)/ewidth)*ewidth)
et4 t4 0 vol= ((time+3*ephase) - int((time+3*ephase)/ewidth)*ewidth)
rt1 t1 0 1meg
rt2 t2 0 1meg
rt3 t3 0 1meg
rt4 t4 0 1meg
*瞬态分析
.tran 1p 40n start=0n
.end
在hspice 对主文件test.sp 进行仿真分析,生成test.tr0 波形文件,由于在hspice下看眼图有回波线如图28,影响实际眼图效果。
图28 四种情况在hspice 下进行时域分析的眼图比较。
为了更清楚的看眼图的实际情况,利用spice explorer 工具来看test.tr0 文件。如下图:
图29四种情况在hspice 下进行时域分析的眼图比较
如图29,进行时域分析和s 参数分析的结论一样。信号的回流路径紧贴在邻近的参考平面上。开槽参考平面gnd1 对信号质量影响大,开槽参考平面gnd2 对信号质量影响小。
开槽对于奇模方式几乎没有什么影响,由于奇模情况下的两个导体之间存在一个虚拟的地。
当奇模信号的回路不理想时,这个虚拟的地就可以给信号提供一定的参考,继而可以降低因为非理想回路而造成的对信号质量的影响。而耦模分量没有虚拟的 地参考回路,在跨越开槽区域时需绕路而行,增加了耦模分量的回流路径从而造成耦模分量信号质量的劣化。对于差分信号跨越开槽不能简单的说:差分信号彼此间 可以提供回流路径,所以跨越参考平面开槽影响不大,这种想法不够全面。差分传输线具有两种独特的传输方式---奇模方式和耦模方式。
对于跨越开槽间隙只能说对奇模传输方式几乎没有影响,但耦模传输方式的影响如同单端信号所受的影响。
建议:
尽管两根差分信号的奇模传输方式可以互为回流路径,跨开槽间隙对耦模传输方式会割断信号耦模传输的回流,同时跨分割部分的传输线会因为缺少参考平面 而导致阻抗的不连续。由于差分传输线具有两种独特的传输方式---奇模方式和耦模方式。而奇模与偶模的传输时延不一样,若采用差分信令的差分对因为某些原 因不对称或不平衡,这些因素都会导致信号出现抖动。不要认为差分信号相互提供互为回路路径,即使跨越分割也不会对信号传输质量造成影响。差分信号跨开槽间 隙要慎重,根据实际情况仿真来确定开槽间隙对信号完整性的影响。
以下内容适用于单端信号,也同样适用于差分信号。
对于非理想回路来说,另一个影响就是跨沟传输的多根信号走线之间将具有很高的耦合系数。其耦合的机理是源于沟壑本身:能量被耦合到开槽里,然后通过 开槽线(slotline)的模式传到其它走线上。开槽线也是一种传输线,在这种模式下,开槽两边的导体之间会形成场。由驱动的角度来看,回路的不连续可 以看作是串联了一个电感。如果回路绕过的距离比较小,那么由于感性滤波的作用,信号的上升沿会有一定的衰僐;而如果回路绕过的距离比较大,那么信号的上升 沿将会出现台阶现象。需要注意的是,在处理高速信号的时候,永远不要让两根或以上的走线同时跨越参考平面的沟壑,尽可能保证信号走线下面的参考平面的连续 性。有时候跨沟现象是不可避免的,比如在有些设计中,走线必须经过封装的抽气孔(degassing holes)或者过孔反焊盘(anti-pad)区域的上方。如果信号跨沟是不可避免的,那么在跨沟处信号线的两侧放置一些去耦电容可以降低影响,因为这 些电容可以为信号的回路供了一个交流的通路。虽然提供这样的交流短路电容可以显着的缩短沟壑的(有效)长度,但是实际上往往是不可能在总线的每根走线之间 都放置这样的电容。通过分析了信号走线跨越地平面沟壑的情况,可以得出一些关于参考平面开槽的非理想回流路径的大致结论。
●非理想回路呈现出感性的不连续性。
● 非理想回路将虑掉信号中的一些高频分量,从而延缓了信号的边沿速率。
● 如果回路的绕过的路径较长,这种非理想的回路将在接收端产生一些si 的问题。
● 非理想回路增加了回路的面积,继而产生一些emi 问题。
●非理想回路将显着地增大跨沟信号之间的耦合系数。
那么,在pcb 设计时,信号回流和跨分割的处理:
1.根据上面分析可以知道,辐射强度是和回路面积成正比的,就是说回流需要走的路径越长,形成的环越大,它对外辐射的干扰也越大,所以,pcb 布板的时候要尽可能僐小电源回路和信号回路面积。
2. 对于一个高速信号来说,提供好的信号回流可以保证它的信号质量,这是因为pcb 上传输线的特征阻抗一般是以地层或电源层为参考来计算的,如果高速线附近有连续的地平面,这样这条线的阻抗就能保持连续,如果有某段线附近没有了地参考, 这样阻抗就会发生变化,不连续的阻抗从而会影响到信号的完整性。所以布线的时候要把高速线分配到靠近地平面的层,或者高速线旁边并行走一两条地线,起到屏 蔽和就近提供回流的功能。
3.布线时尽量不要跨电源分割,因为信号跨越了不同的电源层后,它的回流途径就会变长,容易受到干扰。当然,不是所有的信号都不能跨越分割,对于低速信号是可以的,因为产生的干扰相比信号可以不予关心。对于高速信号就要严格些,尽量不要跨越。

【世说芯品】面向太阳能发电系统应用发售300A印刷电路板专用继电器“G9KA-E”
华为Nova拆解 到底值不值得买
基于SEPIC变换器的无刷直流电机转矩脉动抑制方法
3A单节锂离子电池充电IC—PSC2965
智能配电监控管理系统:高效、安全、绿色的电力管理
差分信号回流路径的全波电磁场详解
移动电源市场水有多深?一看你便知
自动驾驶系统ISP接口/连接
美菱M鲜生冰箱凭借领先的嵌入科技和保鲜技术 实力得到行业权威认证
尼吉康:持续用电容书写辉煌
远程视频监控系统中视频复用问题的解决方案
dfrobotA级多晶硅电池板介绍
未来机器人取代电销员已成必然
解读鸿蒙系统带给生活的三大变化
不同类型的USB Type-C对扩展坞功能有何影响
3G手机陷大屏之争
华为云耀云服务器L实例:以最少的复杂度实现最高效的小程序开发
配电箱的结构、用途及优缺点
《卷芯之王》系列|从缺芯到卷芯,不寻常的两三年
在大规模智造时代下 中国锂电设备将有新机遇